由歐盟第7框架計劃資助的企業(yè)學術聯(lián)盟宣布一項三年期項目圓滿結束,并發(fā)布了設計合成工具流以及相關的光刻友好單元庫和評估工具。
SYNAPTIC研究項目組成員由來自歐洲和巴西的8家產(chǎn)學機構組成,合作目標是研發(fā)以創(chuàng)新的規(guī)則化為中心的設計方法和電子設計自動化(EDA)工具,以降低技術節(jié)點升級和先進亞波長光刻技術對邏輯和物理實現(xiàn)效果的限制。
通過開發(fā)新的版圖感知型邏輯合成實現(xiàn)方法, SYNAPTIC項目為歐洲半導體工業(yè)解決了關鍵性問題,如降低系統(tǒng)變異、DFM(可制造性設計)和改進良率(單元、IP/宏和系統(tǒng)級)、復雜的面積/性能比以及系統(tǒng)級/架構預測和核簽,目標是在先進的納米技術時代繼續(xù)遵循摩爾定律預測的技術節(jié)點升級。
SYNAPTIC項目產(chǎn)生的單元庫、工具和設計方法可合成并實現(xiàn)多個基于一套縮小的規(guī)則版圖同時保持相似的面積、功耗和時序性能的設計。這些研發(fā)成果證明,規(guī)則化對變異和可制造性的良性影響不會對其它指標造成不利影響。SYNAPTIC開發(fā)的良率指標和模型顯示,因為大制程窗口,芯片良率可大幅提高,這將立即轉化為成本效益,提高制造效率,降低OPC(光學接近校正)加工量,加快產(chǎn)品上市。 SYNAPTIC開發(fā)的設計流程穩(wěn)定,設計結果一致,支持產(chǎn)業(yè)設計評估。
通過成功完成所有階段性開發(fā)計劃,在不同的設計開發(fā)實現(xiàn)階段和創(chuàng)新的新一類設計合成及單元庫自動生成工具中實現(xiàn)規(guī)則化概念,SYNAPTIC項目有助于歐洲半導體工業(yè)與全球集成器件制造商(IDM)以及遠東代工廠同步發(fā)展,提高歐洲半導體和電子設計自動化企業(yè)的市場競爭力。
此外,SYNAPTIC在整個項目期間傾力傳播研發(fā)活動,提高了全球對歐洲學術界半導體研究的關注度。