www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > > Excelpoint世健
[導(dǎo)讀]許多通信、儀器儀表和信號采集系統(tǒng)需要同時(shí)通過多個(gè)模數(shù)轉(zhuǎn)換器(ADC)對模擬輸入信號進(jìn)行采樣。


許多通信、儀器儀表和信號采集系統(tǒng)需要同時(shí)通過多個(gè)模數(shù)轉(zhuǎn)換器(ADC)對模擬輸入信號進(jìn)行采樣。由于這些輸入信號各自有不同的延遲,所以必須對輸入的采樣數(shù)據(jù)做同步處理。為滿足低電壓數(shù)字信號(LVDS)和并行輸出ADC的需要,延遲不一致的問題對系統(tǒng)設(shè)計(jì)人員而言歷來是一個(gè)難題。

JESD204B提供了一個(gè)方法通過一個(gè)或多個(gè)差分信號發(fā)送高速串行數(shù)據(jù),比如發(fā)送ADC的輸出。JESD204B規(guī)范本身具有實(shí)現(xiàn)通道間粗調(diào)對齊的功能。數(shù)據(jù)分割為幀,并持續(xù)發(fā)送至接收器。通過使用系統(tǒng)參考事件信號(SYSREF),JESD204B Subclass 1接口支持多個(gè)串行通道鏈路或多個(gè)ADC的數(shù)據(jù)對齊至SYSREF,以便同步發(fā)射器和接收器的內(nèi)部幀時(shí)鐘。這使得采用JESD204B鏈路的設(shè)備具有確定延遲。但是,為了讓采樣同步達(dá)到徹底的時(shí)序收斂,仍然有許多挑戰(zhàn)等待系統(tǒng)設(shè)計(jì)人員去解決,如PCB布局考慮、時(shí)鐘匹配和產(chǎn)生SYSREF以滿足時(shí)序、SYSREF的周期性以及數(shù)字FIFO延遲的要求。

設(shè)計(jì)師必須決定設(shè)備時(shí)鐘和SYSREF信號如何生成、以及如何在系統(tǒng)中分配。理想狀態(tài)下,設(shè)備時(shí)鐘和SYSREF應(yīng)具有相同的擺幅和電平偏移以防止在器件引腳端引入固有的時(shí)延。SYSREF既可作為系統(tǒng)啟動(dòng)時(shí)候所需的單次觸發(fā),也可作為任意時(shí)刻需要同步時(shí)即可發(fā)生的重復(fù)信號。需要將時(shí)鐘和SYSREF信號的最大偏斜納入考慮范圍,并仔細(xì)布局PCB,以滿足整個(gè)電路板、連接器、背板和多種元件對于建立和保持時(shí)間的要求。最后,應(yīng)將JESD204B發(fā)射器和接收器內(nèi)部的數(shù)字FIFO以及信號跨時(shí)鐘域傳輸所造成的固有時(shí)延計(jì)算在內(nèi)并在后臺數(shù)據(jù)處理中消除。

系統(tǒng)時(shí)鐘可由晶振、VCO和時(shí)鐘發(fā)生或時(shí)鐘分配芯片產(chǎn)生。雖然特定的系統(tǒng)性能將決定對時(shí)鐘的需求,但必須使用多個(gè)同步ADC來產(chǎn)生與輸入時(shí)鐘源同步的SYSREF信號。這使得時(shí)鐘源的 選擇成為重要的考慮因素,因?yàn)橐軌蛲ㄟ^已知時(shí)鐘邊沿在特定的時(shí)間點(diǎn)上鎖存這一系統(tǒng)參考事件。若SYSREF信號和時(shí)鐘未鎖相,則無法達(dá)到這樣的效果。

可使用FPGA為系統(tǒng)提供SYSREF事件。然而,除非FPGA也同步至發(fā)送到ADC的主時(shí)鐘,否則FPGA發(fā)出的SYSREF信號很難跟主時(shí)鐘對齊相位。另一種方法是由時(shí)鐘發(fā)生或時(shí)鐘分配芯片提供 SYSREF信號,可通過發(fā)送至整個(gè)系統(tǒng)的信號相位同步至多個(gè)時(shí)鐘。采用此種方法,則SYSREF時(shí)間根據(jù)系統(tǒng)需要,既可以是啟動(dòng)時(shí)的一次性事件,也可以是重復(fù)信號。

只要確定性延遲在整個(gè)系統(tǒng)的ADC和FPGA內(nèi)保持恒定,則可能并不需要額外的SYSREF脈沖,除非為了幫助產(chǎn)生特定的系統(tǒng)數(shù)據(jù)。因此,用于時(shí)鐘對齊的周期性SYSREF脈沖可忽略或過濾掉,直到同步丟失。可只標(biāo)識SYSREF發(fā)生過,但不重置JESD204B鏈路。

為了初始化ADC通道確定的起始點(diǎn),系統(tǒng)工程師必須要能滿足所有分布在系統(tǒng)中的SYSREF的時(shí)序要求。這意味著必須滿足和時(shí)鐘相關(guān)的建立和保持時(shí)間。只要能夠滿足到達(dá)第一個(gè)所需 時(shí)鐘的建立時(shí)間要求,使用跨越多個(gè)時(shí)鐘周期、相對較長的SYSREF脈沖可用于滿足保持時(shí)間的需要。必須格外注意PCB的布局,保證系統(tǒng)中時(shí)鐘和SYSREF布線長度匹配,以便使偏斜盡可能小。這可能是獲得通道間同步采樣處理結(jié)果的最困難的部分。隨著ADC編碼時(shí)鐘速率的增加以及多電路板系統(tǒng)越發(fā)復(fù)雜,這一過程還將變得更困難。

系統(tǒng)工程師必須確定知道每個(gè)器件上的在電路板元件之間以及連接器上的SYSREF至?xí)r鐘的偏斜。任何殘余的器件間數(shù)字和時(shí)鐘偏斜延遲都必須在FPGA或ASIC內(nèi)有效歸零。后臺處理可能改變ADC的采樣順序并進(jìn)行任何必要的重對齊,以便為數(shù)據(jù)的進(jìn)一步同步處理作準(zhǔn)備。在后臺FPGA或ASIC中,可通過延遲最快的數(shù)據(jù)采樣和發(fā)射器延遲,使其與最慢的數(shù)據(jù)采樣對齊,以完成器件間采樣偏斜的校正。對于復(fù)雜的系統(tǒng),這可能需要用到多個(gè)FPGA或ASIC,每個(gè)器件都需要了解其器件間總采樣延遲,以便用于最終的對齊。通過在JESD204B接收器中采用合適的緩沖器延遲來應(yīng)對每個(gè)特定的發(fā)射器延遲,器件間的采樣偏斜便可在整個(gè)系統(tǒng)中與已知確定值對齊。

AD9250是ADI的一款250 MSPS、14位、雙通道ADC,可在subclass1的實(shí)施中支持JESD204B接口。該子類支持采用SYSREF事件信號的ADC采樣同步。AD9525是一款低抖動(dòng)時(shí)鐘發(fā)生器,不僅提供7個(gè)高達(dá)3.1 GHz的時(shí)鐘輸出,還可根據(jù)用戶配置同步SYSREF輸出信號。這兩款產(chǎn)品與ADI的可選扇出緩沖器產(chǎn)品組合使用,可精確同步與對齊多個(gè)發(fā)送至FPGA或ASIC處理的ADC數(shù)據(jù)。

【世說設(shè)計(jì)】如何使用JESD204B同步多個(gè)ADC?這里有個(gè)方法~

圖1. AD9250、AD9525和FPGA示意圖。

原文轉(zhuǎn)自亞德諾半導(dǎo)體

免責(zé)聲明:本文內(nèi)容由21ic獲得授權(quán)后發(fā)布,版權(quán)歸原作者所有,本平臺僅提供信息存儲(chǔ)服務(wù)。文章僅代表作者個(gè)人觀點(diǎn),不代表本平臺立場,如有問題,請聯(lián)系我們,謝謝!

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

LED驅(qū)動(dòng)電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關(guān)鍵字: 驅(qū)動(dòng)電源

在工業(yè)自動(dòng)化蓬勃發(fā)展的當(dāng)下,工業(yè)電機(jī)作為核心動(dòng)力設(shè)備,其驅(qū)動(dòng)電源的性能直接關(guān)系到整個(gè)系統(tǒng)的穩(wěn)定性和可靠性。其中,反電動(dòng)勢抑制與過流保護(hù)是驅(qū)動(dòng)電源設(shè)計(jì)中至關(guān)重要的兩個(gè)環(huán)節(jié),集成化方案的設(shè)計(jì)成為提升電機(jī)驅(qū)動(dòng)性能的關(guān)鍵。

關(guān)鍵字: 工業(yè)電機(jī) 驅(qū)動(dòng)電源

LED 驅(qū)動(dòng)電源作為 LED 照明系統(tǒng)的 “心臟”,其穩(wěn)定性直接決定了整個(gè)照明設(shè)備的使用壽命。然而,在實(shí)際應(yīng)用中,LED 驅(qū)動(dòng)電源易損壞的問題卻十分常見,不僅增加了維護(hù)成本,還影響了用戶體驗(yàn)。要解決這一問題,需從設(shè)計(jì)、生...

關(guān)鍵字: 驅(qū)動(dòng)電源 照明系統(tǒng) 散熱

根據(jù)LED驅(qū)動(dòng)電源的公式,電感內(nèi)電流波動(dòng)大小和電感值成反比,輸出紋波和輸出電容值成反比。所以加大電感值和輸出電容值可以減小紋波。

關(guān)鍵字: LED 設(shè)計(jì) 驅(qū)動(dòng)電源

電動(dòng)汽車(EV)作為新能源汽車的重要代表,正逐漸成為全球汽車產(chǎn)業(yè)的重要發(fā)展方向。電動(dòng)汽車的核心技術(shù)之一是電機(jī)驅(qū)動(dòng)控制系統(tǒng),而絕緣柵雙極型晶體管(IGBT)作為電機(jī)驅(qū)動(dòng)系統(tǒng)中的關(guān)鍵元件,其性能直接影響到電動(dòng)汽車的動(dòng)力性能和...

關(guān)鍵字: 電動(dòng)汽車 新能源 驅(qū)動(dòng)電源

在現(xiàn)代城市建設(shè)中,街道及停車場照明作為基礎(chǔ)設(shè)施的重要組成部分,其質(zhì)量和效率直接關(guān)系到城市的公共安全、居民生活質(zhì)量和能源利用效率。隨著科技的進(jìn)步,高亮度白光發(fā)光二極管(LED)因其獨(dú)特的優(yōu)勢逐漸取代傳統(tǒng)光源,成為大功率區(qū)域...

關(guān)鍵字: 發(fā)光二極管 驅(qū)動(dòng)電源 LED

LED通用照明設(shè)計(jì)工程師會(huì)遇到許多挑戰(zhàn),如功率密度、功率因數(shù)校正(PFC)、空間受限和可靠性等。

關(guān)鍵字: LED 驅(qū)動(dòng)電源 功率因數(shù)校正

在LED照明技術(shù)日益普及的今天,LED驅(qū)動(dòng)電源的電磁干擾(EMI)問題成為了一個(gè)不可忽視的挑戰(zhàn)。電磁干擾不僅會(huì)影響LED燈具的正常工作,還可能對周圍電子設(shè)備造成不利影響,甚至引發(fā)系統(tǒng)故障。因此,采取有效的硬件措施來解決L...

關(guān)鍵字: LED照明技術(shù) 電磁干擾 驅(qū)動(dòng)電源

開關(guān)電源具有效率高的特性,而且開關(guān)電源的變壓器體積比串聯(lián)穩(wěn)壓型電源的要小得多,電源電路比較整潔,整機(jī)重量也有所下降,所以,現(xiàn)在的LED驅(qū)動(dòng)電源

關(guān)鍵字: LED 驅(qū)動(dòng)電源 開關(guān)電源

LED驅(qū)動(dòng)電源是把電源供應(yīng)轉(zhuǎn)換為特定的電壓電流以驅(qū)動(dòng)LED發(fā)光的電壓轉(zhuǎn)換器,通常情況下:LED驅(qū)動(dòng)電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關(guān)鍵字: LED 隧道燈 驅(qū)動(dòng)電源
關(guān)閉