賽靈思SPARTAN-3A DSP平臺FPGA又添低功耗器件
賽靈思公司(xilinx)日前宣布其xtremedsp信號處理解決方案產(chǎn)品系列新增功耗優(yōu)化的spartan-3a dsp器件。這個目前業(yè)已投入量產(chǎn)的fpga新器件,為低成本且低功耗fpga領域的應用如軍事通信戰(zhàn)術無線電系統(tǒng)、無線接入點和便攜式醫(yī)療設備等,提供了高性能的數(shù)字信號處理(dsp)能力。 與標準器件產(chǎn)品相比,spartan-3a dsp低功耗(lp)器件的靜態(tài)功耗降低了50%,而在待機模式下靜態(tài)功耗的降低更是高達70%。同時 ,spartan-3a dsp低功耗器件還具有工業(yè)額定等級。降低的功耗與spartan-dsp系列固有的因集成專用dsp電路而擁有的動態(tài)功耗優(yōu)勢互為補充、相得益彰。事實上,與競爭fpga產(chǎn)品相比,spartan-3a dsp 3400a lp具有25%的功耗效率優(yōu)勢,最低成本的器件在250mhz時鐘速度下性能高達每毫瓦 4.06 gmacs。 高性能、低功耗的spartan-dsp dsp功效(power efficiency)是指完成信號處理計算時所消耗的功率。dsp功效指標適用于系統(tǒng)、功能、構建模塊和通用操作。執(zhí)行通用乘法累加操作時,spartan-3a dsp lp器件在250mhz時鐘速度下功效達每毫瓦4.06 gmacs。 spartan-3a dsp fpga平臺不需消費額外邏輯資源就能完成信號處理功能,因此設計人員可以在獲得更高的功效的情況下達到性能和成本目標。用來構成專用dsp電路的xtremedsp dsp48a邏輯片包括專用18×18乘法器和18位預加法器(pre-adder)和48位后加法器/累加器(post-adder/accumulator),能夠以低成本提供良好的dsp性能。 新器件能夠實現(xiàn)高功率效率的另一個原因是spartan-3a dsp fpga平臺采用了高級靜態(tài)功率管理(待機模式)功能,可以在保持fpga配置數(shù)據(jù)和應用狀態(tài)的情況下大幅降低fpga功耗。這意味著在應用中器件可以根據(jù)需要快速進入和退出待機模式(suspend mode)。 spartan-3a dsp lp可用于超級便攜式超聲設備等應用。在超級便攜式超聲設備中數(shù)字波束賦形(digital beamforming)是關鍵的dsp應用,而根據(jù)系統(tǒng)需要通道數(shù)量從16至128不等。spartan-3a dsp fpga平臺的待機模式還可幫助延長此類應用中電池的壽命。能夠從這一業(yè)內(nèi)功率最低的高性能fpga平臺中受益的其它應用還包括軍用通信(milcom)便攜和移動戰(zhàn)術無線設備以及便攜式夜視設備。 價格和供貨情況 xc3sd1800a-4li(低功耗、工業(yè)溫度級)和xc3sd3400a-4li器件的價格分別為us$34.80和us$50.00(批量為25k時,到2008年底時的價格)。