一種OTP存儲器片上時序信號產(chǎn)生電路的設計
摘要:設計了一種用于OTP存儲器的片上時序信號產(chǎn)生電路。由地址變化探測電路和脈沖寬度調(diào)整電路組成。地址變化檢測電路檢測地址信號的變化,再由脈沖寬度調(diào)整電路產(chǎn)生一個寬度適中的時序信號,用于內(nèi)部時序控制。其具有時序信號寬度可控,電路結(jié)構(gòu)簡單的特點。電路在TSMC 0.18μm工藝下得到驗證。
關鍵詞:一次可編程;片上時序;地址變化探測;脈沖寬度調(diào)整
對于動態(tài)存儲器如DRAM、SDRAM等,一般都有時鐘引腳,其內(nèi)部的時序電路由外部的時鐘信號來驅(qū)動。而對于沒有時鐘信號的存儲器,其內(nèi)部的時序必須在芯片內(nèi)部產(chǎn)生,OTP存儲器(One Time Programable,OTP)通常就是這樣。
文中提出了一種片上時序信號產(chǎn)生電路,用于128 Kbit OTP存儲器。該時序產(chǎn)生電路由地址變化檢測(address transition detection,ATD)電路和脈沖寬度調(diào)整電路組成,在芯片內(nèi)部由ATD電路產(chǎn)生脈沖波形,再由脈沖寬度調(diào)整電路產(chǎn)生一個寬度適中的時序信號,該信號即可用于存儲器內(nèi)部時序的控制信號源。例如,將該信號作為控制信號的信號源,可以通過簡單的延時、與、或等操作派生出相應的控制信號,這些信號就可用于控制存儲器內(nèi)部各個功能模塊,如靈敏放大器,鎖存器等。并且該信號源的有效寬度可以很方便的調(diào)整,較傳統(tǒng)的調(diào)寬方式好。
1 電路結(jié)構(gòu)及工作原理
1.1 ATD電路
ATD電路實際上是一種邊沿檢測電路。ATD電路探測一個信號或者一組信號(比如地址總線)的狀態(tài),只要被探測的信號中有一根信號發(fā)生的翻轉(zhuǎn)變化,那么ATD電路就會輸出一個脈沖。其輸出脈沖的寬度由ATD電路的參數(shù)決定。由于我們要檢測的是地址線的變化,地址線的變化包括從低到高翻轉(zhuǎn)及從高到低翻轉(zhuǎn),因此需要檢測地址線的上升沿和下降沿。
文中所設計的ATD電路能夠檢測地址線上的兩種變化,為雙邊沿檢測電路,電路結(jié)構(gòu)如圖1所示。其中ADDRESS端口為地址信號輸入,ATD OUT端口為檢測電路輸出。
若ADDRESS端的地址輸入無變化,ATD_OUT輸出恒為高電平;
若ADDRESS端的地址輸入有變化,無論從0變?yōu)?(上升沿),還是從1變?yōu)? (下降沿),由于延時單元的存在,都會使得到達圖中的與或非門的輸入端A、D的信號比到達輸入端B、C的信號滯后延時單元的傳播延時時間,從而在經(jīng)過與或非門之后產(chǎn)生一個低電平脈沖,脈沖寬度由延時單元的傳播延時決定。ATD電路的仿真結(jié)果如圖4所示。從圖4中可以看出,在輸入ADDRESS端信號的每一個變化的邊沿之后,都會產(chǎn)生一個低電平脈沖信號(圖4中的ATD_OUT信號)。
1.2 脈沖寬度調(diào)整電路
由ATD電路產(chǎn)生的脈沖信號,寬度只有2.5ns,并不能直接用于控制內(nèi)部電路,因為內(nèi)部的時序控制信號一般要求特定的有效電平寬度。必須先經(jīng)過寬度的調(diào)整,產(chǎn)生寬度符合要求的信號。
傳統(tǒng)的調(diào)整寬度的電路一般采用延時來實現(xiàn),如圖2所示。E、F分別為輸入波形及經(jīng)過延時單元以后的波形,OUT為調(diào)寬以后的波形,OUT的高電平寬度最大不超過輸入信號IN的寬度的兩倍,因為E和F必須有交疊的部分(如圖中圈起來的部分),否則達不到調(diào)寬的目的。這種方式不靈活,假如正好需要兩倍輸入信號IN的寬度的信號,則不好實現(xiàn)。
文中設計的脈沖寬度調(diào)整電路如圖3所示。其中ATD_OUT為ATD電路的低電平脈沖輸出信號,EN為使能信號,WOUT為寬度調(diào)整以后的脈沖輸出信號。
當EN為低電平時,屏蔽ATD_OUT信號,脈沖寬度調(diào)整電路不工作;
當EN為高電平,但是ATD_OUT沒有低電平脈沖輸入(即地址信號沒有變化),脈沖寬度調(diào)整電路不工作;
當EN為高電平,且ATD_OUT有低電平脈沖輸入(即地址信號有變化),脈沖寬度調(diào)整電路正常工作。下面介紹其工作原理,N0~N8代表NMOS管、P0~P6代表PMOS管。
第一,EN為高電平且ATD_OUT端口輸入低電平脈沖,則NET0上為低電平脈沖信號,低電平到來時先將P0、P1開啟,將NET1、NET2拉到VDD,使N2、N4開啟,從而將WOUT和NET3拉到GND,迫使N6管關斷;同時,NET0上的低電平脈沖經(jīng)過反相器INV0后使NET4為一個高電平脈沖,迫使N8開啟一個高電平脈沖寬度的時間(此處為2.5ns),將NET5拉到GND;因為P6是常開的,只要N6管關斷,NET5的電位就會逐漸被抬升,所以增加N8來放電NET5。
第二,低電平脈沖結(jié)束以后ATD_OUT變?yōu)楦唠娖剑藭rNET0為高電平,P0、P1關斷.NET4為低電平,N8關斷,MOS管P6對MOS電容N7及連線NET5上的寄生電容充電,NET5的電位由GND逐漸上升,當NET5上的電位上升到反相器INV1的開關閾值VM以上(設這個過程所需的時間為T,T的大小決定了WOUT的脈沖寬度)時,反相器INV1的輸出發(fā)生從高到低的翻轉(zhuǎn),反相器INV2的輸出發(fā)生低到高的翻轉(zhuǎn),NET6的電位瞬間被抬高為VDD,迫使N0、N1導通,從而將NET1、NET2從之前的VDD下拉到GND,迫使P3、P5導通,將NET3、WOUT從之前的GND拉回VDD,使N6導通,將NET5清零,準備下一個低電平脈沖的到來;至此,完成了一個完整的調(diào)整低電平脈沖寬度的操作。
輸出WOUT的脈沖寬度主要由MOS管P6對連線NET5上的寄生電容及MOS電容充電到反相器INV1的開關閾值VM以上的電位需要的時間所決定。
2 充電時間T
下面推導NET5上的電位從0上升到VM的充電時間T的表達式:
假設反相器INV1的PMOS管和NMOS管的寬長比分別為(W/L)p和(W/L)n,反相器的開關閾值定義為Vin=Vout的點,該點處PMOS、NMOS管均滿足VGS=VDS,都處于飽和區(qū),由飽和區(qū)電流方程,使PMOS管的電流等于NMOS管的電流,忽略溝道長度調(diào)制效應等因素,可以得到
只要知道了PMOS管和NMOS管的寬長比就可以計算出r,進而計算出VM;反過來,如果預先確定了我們需要的VM的值,可以由(1)、(2)兩式算出反相器PMOS管和NMOS管的尺寸。例如,我們需要一個對稱的反相器INV1,則希望VM的值正好是VDD/2,由(1)式可得r的值約為1。
假設N7管的寬長比為Wn7/Ln7,柵氧單位面積的電容為Cox=εox/tox,N7的柵源、柵漏覆蓋電容之和為2CoxxdWn7,其中xd是由工藝決定的參數(shù),為忽略N7的柵電壓VGS(即NET5上的電壓)對其柵電容的影響,得到N7的柵電容Cg7為
假設反相器INV1的柵電容為CgINV1,CgINV1的值可以由上面的方法帶入反相器的尺寸計算得到。
假設N6管的漏極結(jié)電容為CjN6,CjN6的值可以由N6管版圖實現(xiàn)時的漏結(jié)面積與工藝的單位面積結(jié)電容參數(shù)計算得到。
連線NET5上的總的寄生電容Ctotal為
假設P6的寬長比為Wp6/Lp6,閾值電壓為VT,NET5上的電位由于P6的充電從0開始逐漸往上抬升。
當NET5的電位VNET5滿足VNET5≤|VT|時,P6工作在飽和區(qū),充電電流Ichg1即是P6的飽和區(qū)電流
當NET5的電位VNET5滿足|VT|<VNET5≤VM時,P6工作在線性區(qū),充電電流Ichg2即是P6的線性區(qū)電流
通過調(diào)節(jié)N7、P6的尺寸可以分別調(diào)整電容或者充電電流的大小,達到調(diào)整時間T的目的,而時間T的大小直接表現(xiàn)在電路的輸出WOUT的脈沖寬度上;即通過調(diào)整N7、P6可以達到控制輸出WOUT的脈沖寬度的作用。不管需要什么樣脈寬的WOUT,都能通過控制N7、P6來實現(xiàn)。
在TSMC 0.18μm工藝下,整體電路的仿真結(jié)果如圖4所示。當ATD_OUT的低電平到來時(圖2中垂直豎線標記處),就像前面2.2節(jié)分析的一樣,WOUT變?yōu)榈碗娖?;當ATD_OUT的低電平結(jié)束即上升沿到來時,NET5上的寄生電容被充電,圖4中可以看出NET5的電位逐漸抬升;當上升到反相器INV1的開關閾值VM時,從圖4中可以看出NET6發(fā)生從低到高的翻轉(zhuǎn);從圖中可以看到NET6發(fā)生從低到高的翻轉(zhuǎn)使WOUT拉高;同時NET3也被拉高,迫使N6開啟將NET5清零,從圖4中可以看到NET5在被充電到VM后瞬間被拉低,NET6也瞬間變?yōu)?。從圖4的仿真結(jié)果可以很清楚的看出,WOUT的寬度主要由NET5充電時間T決定(還加上一個ATD_OUT自身的寬度)??刂芓就可以控制WOUT的寬度。
3 結(jié)束語
文中設計的電路的主要功能是產(chǎn)生一個時序信號源。類似于自定時方法。例如,將該信號作為控制信號的信號源,可以通過簡單的延時、與、或等操作派生出相應的控制信號,這些信號就可用于控制存儲器內(nèi)部各功能模塊如靈敏放大器以及鎖存器等。該電路的特點是時序信號源的寬度可控,通過調(diào)整電容或者充電電流可以得到不同的輸出脈沖的寬度,這可以結(jié)合存儲器中所需要的控制信號的寬度來決定。