EDA典型單元電路的異步計(jì)數(shù)器
異步計(jì)數(shù)器又稱(chēng)行波計(jì)數(shù)器,它的下一位計(jì)數(shù)器的輸出作上一位計(jì)數(shù)器的時(shí)鐘信號(hào),一級(jí)一級(jí)串行連接起來(lái)就構(gòu)成了一個(gè)異步計(jì)數(shù)器。異步計(jì)數(shù)器與同步計(jì)數(shù)器不同之處就在于時(shí)鐘脈沖的提供方式,但是,由于異步計(jì)數(shù)器采用行波計(jì)數(shù),從而使計(jì)數(shù)延遲增加,在要求延遲小的領(lǐng)域受到了很大限制。盡管如此,由于它的電路簡(jiǎn)單,仍有廣泛的應(yīng)用。
【例】用VHDL語(yǔ)言設(shè)計(jì)一個(gè)由8個(gè)觸發(fā)器構(gòu)成的8位二進(jìn)制異步計(jì)數(shù)器,并使用MAX+p1us Ⅱ進(jìn)行仿真。
仿真結(jié)果如圖所示。
如圖 8位二進(jìn)制異步計(jì)數(shù)器RPLCONT的仿真波形圖
來(lái)源:ks990次