CPLD/FPGA器件的開(kāi)發(fā)過(guò)程
實(shí)現(xiàn)PLD器件功能最關(guān)鍵的技術(shù)是計(jì)算機(jī)輔助設(shè)計(jì)(CAD)。CAD技術(shù)和設(shè)計(jì)軟件及開(kāi)發(fā)環(huán)境對(duì)于 CPLD/FPGA的設(shè)計(jì)至關(guān)重要,尤其是FPGA器件更依賴于開(kāi)發(fā)軟件,CPLD/FPGA器件廠商都推出了自己的集成 開(kāi)發(fā)環(huán)境(IDE),Xilinx公司最新的IDE為ISE 9.1,Altera公司的IDE為QUARTUS II。應(yīng)用這些IDE軟件 ,可以實(shí)施以下任務(wù):初始的設(shè)計(jì)輸人、綜合、實(shí)現(xiàn)(包括翻譯、映射、布局布線)、仿真驗(yàn)證及器件的 下載配置,來(lái)完成完整的設(shè)計(jì)流程,如圖1所示。
圖1 GPLD/FPGA器件的開(kāi)發(fā)流程
歡迎轉(zhuǎn)載,信息來(lái)源維庫(kù)電子市場(chǎng)網(wǎng)(www.dzsc.com)
來(lái)源:ks990次