www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > EDA > 電子設(shè)計(jì)自動化
[導(dǎo)讀]0 引言在數(shù)字系統(tǒng)的設(shè)計(jì)中,F(xiàn)PGA+ARM 的系統(tǒng)架構(gòu)得到了越來越廣泛的應(yīng)用,F(xiàn)PGA 主要實(shí)現(xiàn)高速數(shù)據(jù)的處理;ARM 主要實(shí)現(xiàn)系統(tǒng)的流程控制.人機(jī)交互.外部通信以及FPGA 控制等功能.I2C.SPI 等串行總線接口只能實(shí)現(xiàn)FPGA 和AR

0 引言

在數(shù)字系統(tǒng)的設(shè)計(jì)中,FPGA+ARM 的系統(tǒng)架構(gòu)得到了越來越廣泛的應(yīng)用,F(xiàn)PGA 主要實(shí)現(xiàn)高速數(shù)據(jù)的處理;ARM 主要實(shí)現(xiàn)系統(tǒng)的流程控制.人機(jī)交互.外部通信以及FPGA 控制等功能.I2C.SPI 等串行總線接口只能實(shí)現(xiàn)FPGA 和ARM 之間的低速通信 ;當(dāng)傳輸?shù)臄?shù)據(jù)量較大.要求高速傳輸時(shí),就需要用并行總線來進(jìn)行兩者之間的高速數(shù)據(jù)傳輸.

下面基于ARM 處理器LPC2478 以及FPGA 器件EP2C20Q240,以ARM 外部總線的讀操作時(shí)序?yàn)槔?,研究兩者之間高速傳輸?shù)牟⑿锌偩€;其中,數(shù)據(jù)總線為32 位;并在FPGA 內(nèi)部構(gòu)造了1024x32bits 的SRAM 高速存儲緩沖器,以便于ARM 處理器快速讀寫FPGA 內(nèi)部數(shù)據(jù).

1 ARM 并行總線的工作原理

ARM 處理器LPC2478 的外部并行總線由24 根地址總線.32根數(shù)據(jù)總線和若干讀寫.片選等控制信號線組成.根據(jù)系統(tǒng)需求,數(shù)據(jù)總線寬度還可以配置為8 位.16 位和32 位等幾種工作模式.

在本設(shè)計(jì)中,用到ARM 外部總線的信號有:CS.WE.OE.DATA[310].ADDR[230].BLS 等.CS 為片選信號,WE 為寫使能信號,OE 為讀使能信號,DATA 為數(shù)據(jù)總線,ADDR 地址總線,BLS 為字節(jié)組選擇信號.ARM 的外部總線讀操作時(shí)序圖,分別如圖1 所示.

根據(jù)ARM 外部并行總線操作的時(shí)序,ARM 外部總線的讀寫操作均在CS 為低電平有效的情況下進(jìn)行.由于讀操作和寫操作不可能同時(shí)進(jìn)行,因此WE 和OE 信號不能同時(shí)出現(xiàn)低電平的情況.

數(shù)據(jù)總線DATA 是雙向的總線,要求FPGA 也要實(shí)現(xiàn)雙向數(shù)據(jù)的傳輸.在時(shí)序圖中給出了時(shí)序之間的制約關(guān)系,設(shè)計(jì)FPGA 時(shí)應(yīng)該滿足ARM 信號的建立時(shí)間和保持時(shí)間的要求,否則可能出現(xiàn)讀寫不穩(wěn)定的情況.

2 FPGA 的并行總線設(shè)計(jì)

2.1 FPGA 的端口設(shè)計(jì)

FPGA 和ARM 之間的外部并行總線連接框圖,如圖2 所示.由于FPGA 內(nèi)部的SRAM 存儲單元為32 位,不需要進(jìn)行字節(jié)組的選擇,因此BLS 信號可以不連接.為了便于實(shí)現(xiàn)ARM 和FPGA 之間數(shù)據(jù)的快速傳輸,F(xiàn)PGA 內(nèi)部的SRAM 既要與ARM 處理器進(jìn)行讀寫處理,還要跟FPGA 內(nèi)部的其他邏輯模塊進(jìn)行數(shù)據(jù)交換,因此SRAM 采用雙口RAM 來實(shí)現(xiàn).

從端口的方向特性看,DATA 端口是INOUT(雙向)方式,其余端口均為IN(輸入)方式.從端口的功能看,clk20m 是全局時(shí)鐘,在實(shí)現(xiàn)時(shí)應(yīng)采用FPGA 的全局時(shí)鐘網(wǎng)絡(luò),這樣可以有效減少時(shí)鐘延時(shí),保證FPGA 時(shí)序的正確性.ADDR 是16 位的地址總線,由ARM 器件輸入到FPGA.DATA 是32 位的雙向數(shù)據(jù)總線,雙向總線的設(shè)計(jì)是整個(gè)設(shè)計(jì)的重點(diǎn).OE 為ARM 輸入到FPGA 的讀使能信號.

WE 為ARM 輸入到FPGA 的寫使能信號.CS 為ARM 輸入到FPGA 的片選信號,F(xiàn)PGA 沒有被ARM 選中時(shí)必須輸出高阻態(tài),以避免總線沖突.

2.2 FPGA 的雙向總線設(shè)計(jì)

在FPGA 的并行總線設(shè)計(jì)中,如果頂層和底層的模塊都要用到雙向的IO 端口,則要遵守設(shè)計(jì)原則;否則不利于VHDL 程序的綜合.雙向IO 端口的設(shè)計(jì)原則是:只有頂層設(shè)計(jì)才能用INOUT類型的端口,在底層模塊中應(yīng)把頂層的INOUT 端口轉(zhuǎn)化為獨(dú)立的IN(輸入).OUT(輸出)端口并加上方向控制端口.頂層設(shè)計(jì)的VHDL 代碼如下:

其中,DATA_i.DATA_o 和output_en 均為FPGA 內(nèi)部的信號,在內(nèi)部的各層次模塊中,通過這三個(gè)信號就可以進(jìn)行單向的IO 控制.這樣,頂層設(shè)計(jì)中雙向的DATA 端口轉(zhuǎn)化為了內(nèi)部單向的DATA_i(輸入).DATA_o(輸出)和output_en(輸出使能).在內(nèi)部各模塊中,結(jié)合這三個(gè)信號以及 ADDR.OE.WE.CS 等信號,則可方便地實(shí)現(xiàn)ARM 總線接口的功能.實(shí)現(xiàn)的VHDL 關(guān)鍵代碼如下:

3 仿真結(jié)果分析

通過Quartus II 仿真工具,對FPGA 并行總線進(jìn)行時(shí)序仿真;仿真結(jié)果如圖3 所示.根據(jù)ARM 并行總線的讀寫時(shí)序圖要求,從仿真結(jié)果可以看出FPGA 的總線接口設(shè)計(jì)滿足了設(shè)計(jì)的要求.由于選用的FPGA 器件內(nèi)部帶有邏輯分析儀的功能模塊,通過Quartus II 軟件中的SignalTap II 邏輯分析工具,對FPGA的設(shè)計(jì)模塊進(jìn)行在線測試,發(fā)現(xiàn)總線時(shí)序了滿足ARM 并行總線的要求,且工作穩(wěn)定,從另一個(gè)角度驗(yàn)證了設(shè)計(jì)和仿真結(jié)果的正確性.

4 結(jié)論

由于FPGA 技術(shù)和ARM 技術(shù)應(yīng)用越來越廣泛,通過設(shè)計(jì)并行總線接口來實(shí)現(xiàn)兩者之間的數(shù)據(jù)交換,可以較容易地解決快速傳輸數(shù)據(jù)的需求,因此設(shè)計(jì)滿足系統(tǒng)要求的FPGA 并行總線顯得尤為重要.本文設(shè)計(jì)的FPGAARM 外部并行總線接口,滿足了總線的時(shí)序要求,并在某航空機(jī)載雷達(dá)應(yīng)答機(jī)中進(jìn)行了應(yīng)用,系統(tǒng)運(yùn)行穩(wěn)定,性能良好.以上的設(shè)計(jì)和仿真方法,對其他類似的設(shè)計(jì)也有 一定的參考作用.

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運(yùn)營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團(tuán))股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉