www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > EDA > 電子設計自動化
[導讀] 基于FPGA設計的發(fā)電機組頻率測量計,系統(tǒng)在整體上采用光電耦合器的隔離方式,提高系統(tǒng)的抗干擾能力和穩(wěn)定性。該系統(tǒng)具有線路簡單可靠、通用性強、穩(wěn)定度高等優(yōu)點,可廣泛應用于頻率電壓變換器、轉(zhuǎn)速繼電器。該設計的FPGA數(shù)字系統(tǒng)部分使用Verilog HDL語言,給出核心程序,并可以通過Verilog HDL語言的綜合工具進行相應硬件電路的生成,具有傳統(tǒng)邏輯設計方法所無法比擬的優(yōu)越性。經(jīng)過仿真后,驗證設計是成功的, 達到預期結(jié)果。同時這種方法設計的數(shù)字電子系統(tǒng)可移植性強、可更改性好。如果需要的頻率測量范圍需要擴大,不需要硬件變化只需改變軟件就可以,相對非常方便。

1 引言
    在現(xiàn)代社會中,電資源成為人們生活當中不可缺少的一部分,而發(fā)電機和電動機在電力系統(tǒng)中扮演著非常重要的角色。在很多場合,需要對電機組和電網(wǎng)的頻率進行測量。目前,頻率測量的電路系統(tǒng)很多,這里介紹一種數(shù)字電路測頻:基于FPGA的發(fā)電機組的頻率測量計
    隨著電子技術(shù)的不斷發(fā)展和進步,以EDA為代表的數(shù)字電路設計發(fā)生很大變化。在設計方法上,已經(jīng)從“電路設計—硬件搭試—焊接”的傳統(tǒng)設計方式到“功能設計 —軟件模擬—下載調(diào)試”的電子自動化設計模式。在這種狀況下,以硬件描述語言(Hardware Description Language)和邏輯綜合為基礎的自頂向下的電子設計方法得到迅速發(fā)展。Verilog HDL語言是目前應用最廣泛的硬件描述語言,它是在C語言的基礎上發(fā)展起來的,語法較為自由靈活、擁有廣泛的學習群體、資源比較豐富,且容易學簡單易懂。本文發(fā)電機組頻率測量計的設計是在Verilog hdl語言的基礎上展開的,源程序經(jīng)過Altera 公司的QuartusⅡ5.0軟件完成了綜合、仿真(功能仿真和時序仿真),F(xiàn)PGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列) 選用的是Cyclone系列的EP1C3T144C6器件。

2 頻率測量電路
2.1頻率測量的總體電路
    采用電壓互感器取來自于發(fā)電機組端電壓或電網(wǎng)電壓的測頻輸入信號,經(jīng)削波、濾波處理后,變成幅度基本不變的穩(wěn)定波形,經(jīng)放大電路將信號放大整形,再用電壓比較電路將具有正負幅值的方波變成只有正幅值的方波信號。然后,通過光電耦合器使FPGA的數(shù)字系統(tǒng)與輸入信號隔離。FPGA數(shù)字系統(tǒng)利用標準的1HZ信號對隔離后的方波信號的脈沖個數(shù)進行計數(shù),得到信號的頻率數(shù),該頻率數(shù)經(jīng)數(shù)碼管顯示。由于發(fā)電機組的頻率與發(fā)電機組端電壓有關(guān)系,可以從頻率的變化得到發(fā)電機組端電壓的變化。從系統(tǒng)總體框圖如圖1所示,從中可以看出,該FPGA數(shù)字系統(tǒng)與輸入通道隔離,因而大大提高了系統(tǒng)硬件的抗干擾能力。
 
圖1 系統(tǒng)總體框圖
2.2頻率測量的原理
    頻率測量的原理是計算每秒鐘待測信號的脈沖個數(shù),也就是利用標準的1HZ (周期為1s) 脈寬信號對輸入的待測信號的脈沖進行計數(shù),1秒計數(shù)結(jié)束后對采集到脈沖個數(shù)送到數(shù)碼管顯示。
    測頻控制器有3個輸入信號:Samplefreq為標準的脈沖信號,Reset是復位控制信號,Start是開始測量信號;3個輸出信號: Endmeasure是結(jié)束測量信號(計數(shù)復位和轉(zhuǎn)換復位),Gate是允許計數(shù)信號(即門控信號),Enableconvert是開始轉(zhuǎn)換信號。控制流程是先對頻率計復位,再開始測量,在Samplefreq信號的上升沿,Gate信號使能使計數(shù)器開始工作,到Samplefreq的下一個上升沿, Gate反轉(zhuǎn)成低電平使計數(shù)器停止計數(shù),同時Enableconvert使轉(zhuǎn)換器開始轉(zhuǎn)換二進制數(shù)(轉(zhuǎn)換時間低于1s)。轉(zhuǎn)換結(jié)束后,十進制數(shù)經(jīng)過7段顯示譯碼器譯碼,然后在數(shù)碼管中顯示所測信號的頻率。由于Enableconvert信號的使用使數(shù)碼管數(shù)據(jù)顯示穩(wěn)定,不會出現(xiàn)閃爍。進行下次測量之前要對頻率計進行復位,使數(shù)碼管的數(shù)字顯示清零,為下次顯示做準備。
    本文設計的數(shù)字頻率計有六個模塊組成:測頻控制模塊(Control)、十分頻模塊(divfreq)、二進制計數(shù)器模塊(Counter)、鎖存器模塊(Latch)、二進制到十進制的轉(zhuǎn)換器模塊(Bit2Bcd)、7段顯示譯碼器模塊(Led_encoder)。

3 頻率測量計的設計
    本次設計采用Verilog HDL語言,運用自頂向下的設計理念。將系統(tǒng)按功能按層次化分,首先定義頂層功能模塊,并在頂層功能模塊內(nèi)部的連接關(guān)系和對外的接口關(guān)系進行了描述, 而功能塊的邏輯功能和具體實現(xiàn)形式則由下一層模塊來描述。整個設計分兩步:第一步利用Quartus Ⅱ5.0圖形塊輸入方式設計頂層模塊,頂層圖形塊如圖2所示;第二步在頂層模塊中為每個圖形塊生成硬件描述語言(Verilog HDL),然后在生成的Verilog HDL設計文件中,對低層功能模塊的功能進行描述設計。
 
圖2 頂層圖形塊
3.1 測頻控制模塊設計
這是三輸入三輸出模塊,測頻控制模塊波形仿真如圖3所示,如用Verilog HDL描述為:

module Control (clk,reset,start,enableconvert,gate,endmeasure);
input reset,start,clk;
output enableconvert,gate,endmeasure;
reg enableconvert,gate,endmeasure;
always @ (posedge clk or posedge reset)
begin
if (reset)
begin
endmeasure <= 1'b1 ;
enableconvert <=1'b0 ;
gate <= 1'b0 ;
end
else
begin
endmeasure <= 1'b0 ;         
if (start)
begin
gate <= ~gate ;
enableconvert <= gate ;
end
end
end
endmodule

 
圖3 測頻控制器波形仿真時序圖

3.2 二進制到十進制的轉(zhuǎn)換器模塊設計
    本設計,需要轉(zhuǎn)換時鐘Convertfreq信號對轉(zhuǎn)換模塊進行時序控制,由于要在1s內(nèi)完成轉(zhuǎn)換,則轉(zhuǎn)換時鐘Convertfreq的頻率應該選用高頻頻信號,即轉(zhuǎn)換時鐘Convertfreq的頻率是標準時鐘Samplefreq信號10分頻得到的。
    為了對本設計進行波形仿真,取輸入的10位二進制數(shù)bin[9..0]為10’b0000011001(十進制為25)。圖4為二進制到十進制的轉(zhuǎn)換器的仿真時序圖:
 
圖4 二進制到十進制的轉(zhuǎn)換器的仿真時序圖

4  仿真和調(diào)試
  通過上述的描述,從各個模塊獨立的角度對其進行了仿真,結(jié)果表明設計符合要求。為了保證系統(tǒng)的整體可靠性,對整個系統(tǒng)做了仿真,仿真時序圖如圖5所示:
 
圖5 系統(tǒng)仿真時序圖
  其中,LEDD,LEDC,LEDB,LEDA是譯碼的結(jié)果要在7段數(shù)碼管上顯示,0010010(顯示為2)、0100100(顯示為5)。將設計的頻率測量計下載到目標芯片EP1C3T144C6中,并在GW48實驗箱上進行的模擬仿真,當輸入頻率為1 Hz~1023 Hz的信號時,頻率測量計所測的頻率完全準確,當頻率高于1023Hz時,系統(tǒng)報警,同時頻率顯示為0。

5 結(jié)束語
    基于FPGA設計的發(fā)電機組頻率測量計,系統(tǒng)在整體上采用光電耦合器的隔離方式,提高系統(tǒng)的抗干擾能力和穩(wěn)定性。該系統(tǒng)具有線路簡單可靠、通用性強、穩(wěn)定度高等優(yōu)點,可廣泛應用于頻率電壓變換器、轉(zhuǎn)速繼電器。該設計的FPGA數(shù)字系統(tǒng)部分使用Verilog HDL語言,給出核心程序,并可以通過Verilog HDL語言的綜合工具進行相應硬件電路的生成,具有傳統(tǒng)邏輯設計方法所無法比擬的優(yōu)越性。經(jīng)過仿真后,驗證設計是成功的, 達到預期結(jié)果。同時這種方法設計的數(shù)字電子系統(tǒng)可移植性強、可更改性好。如果需要的頻率測量范圍需要擴大,不需要硬件變化只需改變軟件就可以,相對非常方便。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在2 ×350 MW電廠發(fā)電機組進行定期檢修期間 ,#1發(fā)電機組發(fā)生連續(xù)線路跳閘事件 ,造成#2機組突發(fā)負荷驟降 , 引 發(fā)汽輪機超速保護系統(tǒng)(OPC)動作 , 最終導致機組聯(lián)鎖保護動作。經(jīng)過分析 ,確定該故障的根源在...

關(guān)鍵字: 零功率切機保護 發(fā)變組 配合運行 發(fā)電機組

意大利都靈2025年4月24日 /美通社/ -- 菲亞特動力科技是依維柯集團旗下品牌,致力于設計、生產(chǎn)和銷售用于道路和非道路用車輛以及船舶和發(fā)電機組應用的動力總成解決方案。該品牌前往迪拜參展了4月7日至9日舉辦的Midd...

關(guān)鍵字: 發(fā)電機組 電力 菲亞特 力科

南京2023年9月19日 /美通社/ -- 地熱,這個長期以來被大眾忽視的綠色能源,正在以一種意想不到的方式重新進入我們的視野。就像將一劑強心針注入到我們對未來能源的思考中,EXERGY鹵水發(fā)電技術(shù),這個在20...

關(guān)鍵字: 電站 RC 裝機容量 發(fā)電機組

摘要:民用建筑中,為保證消防報警系統(tǒng)、消防設備、應急照明、疏散照明、電梯、供水設備以及智能化系統(tǒng)正常運行,一般配備滿足要求的發(fā)電機組作為備用或應急電源?,F(xiàn)結(jié)合美倫·陽光新城項目提出高層住宅小區(qū)備用發(fā)電機組在選配、自啟動與...

關(guān)鍵字: 發(fā)電機組 選型 自啟動

摘 要 :隨著電子技術(shù)的發(fā)展和進步,小信號在電路中的使用愈加廣泛,在實際應用中對于小電流信號的采集和監(jiān)控越來越重要。因此電路中的電流需要能夠被簡單、方便、準確、實時地測量。文中設計并實現(xiàn)了一套基于單片機的電流檢測系統(tǒng)。該...

關(guān)鍵字: 電流測量 放大電路 STC 單片機 TDA2030 頻率測量 信號采集

本文中,小編將對頻率測量的三種方法以及如何保證頻率測量精度予以介紹。

關(guān)鍵字: 頻率 頻率測量 精度

引 言 在圖像處理系統(tǒng)中常需要對圖像進行預處理。由于圖像處理的數(shù)據(jù)量大,對于實時性要求高的系統(tǒng), 采用軟件實現(xiàn)通常難以滿足實時性的要求。Altera的QuartusⅡ作為一種可編程邏輯的設計環(huán)境,由于其強大的設計能力和直...

關(guān)鍵字: 拉普拉斯 FPGA實現(xiàn) 模板 BSP

恒溫恒濕試驗箱也稱三恒系統(tǒng)試驗儀、恒溫恒濕試驗箱或恒溫恒濕箱,用以檢驗原材料在各種各樣自然環(huán)境下特性的機器設備及實驗各種各樣原材料耐高溫、耐低溫、耐干、耐濕性能。合適電子器件、家用電器、通信、儀

關(guān)鍵字: 制冷壓縮機 家用電器 溫度 發(fā)電機組

引 言 在圖像處理系統(tǒng)中常需要對圖像進行預處理。由于圖像處理的數(shù)據(jù)量大,對于實時性要求高的系統(tǒng), 采用軟件實現(xiàn)通常難以滿足實時性的要求。Altera的QuartusⅡ作為一種可編程邏輯的設計環(huán)境,由于其強大的設計能力和直...

關(guān)鍵字: 拉普拉斯 FPGA實現(xiàn) 模板 BSP

  隨著互聯(lián)網(wǎng)的快速發(fā)展,數(shù)據(jù)中心對大功率UPS和發(fā)電機的需求迅猛增長,由此也產(chǎn)生了一些新問題。本文就UPS輸入端功率因數(shù)和輸入濾波器對發(fā)電機的影響,進行理論分析和實

關(guān)鍵字: ups 發(fā)電機組 電源技術(shù)解析
關(guān)閉