www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]數(shù)字調(diào)制解調(diào)技術(shù)在數(shù)字通信中占有非常重要的地位,數(shù)字通信技術(shù)與FPGA的結(jié)合是現(xiàn)代通信系統(tǒng)發(fā)展的一個(gè)必然趨勢(shì)。文中介紹了MFSK調(diào)制解調(diào)的原理,并基于FPGA實(shí)現(xiàn)了MFSK調(diào)制電路,仿真結(jié)果表明了該設(shè)計(jì)的正確性。

摘要:數(shù)字調(diào)制解調(diào)技術(shù)在數(shù)字通信中占有非常重要的地位,數(shù)字通信技術(shù)與FPGA的結(jié)合是現(xiàn)代通信系統(tǒng)發(fā)展的一個(gè)必然趨勢(shì)。文中介紹了MFSK調(diào)制解調(diào)的原理,并基于FPGA實(shí)現(xiàn)了MFSK調(diào)制電路,仿真結(jié)果表明了該設(shè)計(jì)的正確性。
關(guān)鍵詞:MFSK;FPGA;調(diào)制;解調(diào)

數(shù)字信號(hào)傳輸系統(tǒng)分為基帶傳輸系統(tǒng)和頻帶傳輸系統(tǒng).頻帶傳輸系統(tǒng)也叫數(shù)字調(diào)制系統(tǒng)。數(shù)字調(diào)制信號(hào)又稱為鍵控信號(hào),數(shù)字調(diào)制過程中處理的是數(shù)字信號(hào),而載波有振幅、頻率和相位3個(gè)變量,且二進(jìn)制的信號(hào)只有高低電平兩個(gè)邏輯量1和0,所以調(diào)制的過程可用鍵控的方法由基帶信號(hào)對(duì)載頻信號(hào)的振幅、頻率及相位進(jìn)行調(diào)制,最基本的方法有3種:正交幅度調(diào)制(QAM)、頻移鍵控(FSK)、相移鍵控(PSK).根據(jù)所處理的基帶信號(hào)的進(jìn)制不同分為二進(jìn)制和多進(jìn)制調(diào)制(M 進(jìn)制).多進(jìn)制數(shù)字調(diào)制與二進(jìn)制相比,其頻譜利用率更高。本文研究了基于FPGA的MFSK(多頻鍵控)調(diào)制電路的實(shí)現(xiàn)方法,并給出了MAX+PLUSII環(huán)境下的仿真結(jié)果。

1         MFSK簡(jiǎn)介

MFSK系統(tǒng)是2FSK(二頻鍵控)系統(tǒng)的推廣,該系統(tǒng)有M個(gè)不同的載波頻率可供選擇,每一個(gè)載波頻率對(duì)應(yīng)一個(gè)M進(jìn)制碼元信息,即用多個(gè)頻率不同的正弦波分別代表不同的數(shù)字信號(hào),在某一碼元時(shí)間內(nèi)只發(fā)送其中一個(gè)頻率。MFSK信號(hào)可表示為:

 

為載波角頻率,通常采用相位不連續(xù)的振蕩頻率,這樣便于利用合成器來提供穩(wěn)定的信號(hào)頻率。圖1 為MFSK系統(tǒng)的原理框圖。在發(fā)送端,輸入的二進(jìn)制碼元經(jīng)過邏輯電路和串/并變換電路轉(zhuǎn)換為M進(jìn)制碼元,每k位二進(jìn)制碼分為一組,用來選擇不同的發(fā)送頻率。在接收端,當(dāng)某一載波頻率到來時(shí),只有相應(yīng)頻率的帶通濾波器能收到信號(hào),其它帶通濾波器輸出的都是噪聲。抽樣判決器的任務(wù)就是在某一時(shí)刻比較所有包絡(luò)檢波器的輸出電壓,通過選擇最大值來進(jìn)行判決。將最大值輸出就得到一個(gè)M進(jìn)制碼元,然后,再經(jīng)過邏輯電路轉(zhuǎn)換成k位二進(jìn)制并行碼,再經(jīng)過并/串變換電路轉(zhuǎn)換成串行二進(jìn)制碼,從而完成解調(diào)過程。

圖1  MFSK系統(tǒng)原理框圖

 

2        MFSK調(diào)制電路的FPGA實(shí)現(xiàn)

2.1      基于FPGA的MFSK調(diào)制電路方框圖

   調(diào)制電路方框圖如圖2所示?;鶐盘?hào)通過串/并轉(zhuǎn)換得到2位并行信號(hào);四選一開關(guān)根據(jù)兩位并行信號(hào)選擇相應(yīng)的載波輸出(例中M取4)。

圖2   MFSK調(diào)制電路方框圖

 

2.2        MFSK調(diào)制電路VHDL程序

調(diào)制電路VHDL關(guān)鍵代碼如下:

entity MFSK is

port(clk       :in std_logic;            --系統(tǒng)時(shí)鐘

     start     :in std_logic;            --開始調(diào)制信號(hào)

     x       :in std_logic;             --基帶信號(hào)

     y       :out std_logic);           --調(diào)制信號(hào)

end MFSK;

architecture behav of MFSK is

signal q :integer range 0 to 15;           --計(jì)數(shù)器

signal f :std_logic_vector(3 downto 0);    --分頻器

signal xx:std_logic_vector(1 downto 0);   --寄存輸入信號(hào)x的2位寄存器

signal yy:std_logic_vector(1 downto 0);   --寄存xx信號(hào)的寄存器

begin

process(clk)  --此進(jìn)程過對(duì)clk進(jìn)行分頻,得到4種載波信號(hào)f3、f2、 f1、f0。

begin

if clk'event and clk='1' then

   if start='0' then f<="0000";

   elsif f="1111" then f<="0000";

   else f<=f+1;

   end if;

end if;

end process;

process(clk)              --對(duì)輸入的基帶信號(hào)x進(jìn)行串/并轉(zhuǎn)換,得到2位并行信號(hào)的yy

begin

if clk'event and clk='1' then

   if start='0' then q<=0;

   elsif q=0 then q<=1;xx(1)<=x;yy<=xx;

   elsif q=8 then q<=9;xx(0)<=x;

   else  q<=q+1;

   end if;

end if;

end process;

process(clk,yy)                          --此進(jìn)程完成對(duì)輸入基帶信號(hào)x的MFSK調(diào)制

begin

if clk'event and clk='1' then

   if start='0' then y<='0';                 -- if語(yǔ)句完成2位碼并行碼到4種載波的選通

   elsif yy="00" then y<=not f(3);

   elsif yy="01" then y<=not f(2);

   elsif yy="10" then y<=not f(1);

   else  y<=not f(0);

   end if;

end if;

end process;

end behav;

 

2.3          仿真結(jié)果

MAX+PLUSII環(huán)境下的仿真結(jié)果如圖3所示。

圖3  MFSK調(diào)制程序仿真結(jié)果

注:中間信號(hào)yy與輸出調(diào)制信號(hào)y的對(duì)應(yīng)關(guān)系:“00”=f3;“01”=f2;“10”=f1;“11”=f0。

結(jié)束語(yǔ)

多進(jìn)制數(shù)字調(diào)制技術(shù)與FPGA的結(jié)合使得通信系統(tǒng)的性能得到了迅速的提高。本文基于FPGA實(shí)現(xiàn)了MFSK調(diào)制電路部分,限于篇幅,沒有對(duì)解調(diào)部分的電路進(jìn)行討論。在實(shí)際應(yīng)用中,完全可以把調(diào)制部分和解調(diào)部分電路都集成到一片F(xiàn)PGA芯片內(nèi),這樣即提高了FPGA內(nèi)部結(jié)構(gòu)的利用率,又可以降低系統(tǒng)的成本。

參考文獻(xiàn):

[1] 張學(xué)平,王應(yīng)生等.基于FPGA的OQPSK解調(diào)器的設(shè)計(jì)與實(shí)現(xiàn)[J].微計(jì)算機(jī)信息,2006,第4-2期:155-157
[2] 黃智偉.FPGA系統(tǒng)設(shè)計(jì)與實(shí)踐[M].北京:電子工業(yè)出版社,2005
[3] 董在望.通信電路原理[M].北京:高等教育出版社,2002

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉