概覽 通過(guò)美國(guó)國(guó)家儀器有限公司的可編程自動(dòng)化控制器(PAC) and LabVIEW 用戶可向現(xiàn)有的PLC及工業(yè)系統(tǒng)中添加多種功能。機(jī)器狀冴監(jiān)測(cè)、高速模擬測(cè)量、及自定義的視覺(jué)應(yīng)用均是典型的PAC應(yīng)用。兩個(gè)系統(tǒng)間的互相通信非常
Author(s): L.P. Sanchez-F - Center for Computing Research, National Polytechnic Institute Industry: Education, Research Products: Sound and Vibration Measurement Suite, USB-9234, LabVIEW The Chall
Author(s): Assad Kallassy - Lebanese University - Second Branch Georges Issa - Lebanese University - Second Branch Houssam Bitar - Lebanese University - Second Branch Industry: Biotechnology, Rese
Author(s): Bill Miller - FIRST Frank Merrick - FIRST Kate Pilotte - FIRST Industry: Mechatronics, Education Products: LabVIEW, CompactRIO The Challenge: 為超過(guò)40,000名參加FIRST機(jī)器人競(jìng)賽(FRC
Author(s): Joseph Czapski - Bloomy Controls Firas Mourtada - The University of Texas MD Anderson Cancer Center Ali Azhdarinia - The University of Texas M. D. Anderson Cancer Center Donald Davis
Author(s): Samir Bico - Siemens Wind Power A/S Industry: Industrial Controls/ Devices/ Systems, Energy/Power Products: cRIO-9151, LabVIEW, PXI-7813R, PXI-6515, PXI-6704, FPGA Module, Simulation Int
Author(s): Dr. Dennis Hong - Virginia Polytechnic Institute and State University Greg Jannaman - Virginia Polytechnic Institute and State University Kimberly Wenger - Virginia Polytechnic Institu
本文借助于LabVIEW開(kāi)發(fā)平臺(tái)設(shè)計(jì)了適合高校實(shí)驗(yàn)教學(xué)的虛擬信號(hào)頻譜分析儀。
引言 傳統(tǒng)的邏輯分析儀體積龐大、價(jià)格昂貴、通道數(shù)目有限,并且在數(shù)據(jù)采集、傳輸、存儲(chǔ)、顯示等方面存在諸多限制,在很大程度上影響了其在實(shí)際中的應(yīng)用。選用高性能的FPGA芯片進(jìn)行數(shù)據(jù)處理,充分利用PC的強(qiáng)大處理
本文從盲信號(hào)分離的基本假設(shè)出發(fā),研究了通信偵查中雙通道盲信號(hào)個(gè)數(shù)的估計(jì)方法,通過(guò)借鑒陣列信號(hào)處理理論,證明了欠定條件下高階累積量?jī)?yōu)化流程可以應(yīng)用在信源數(shù)目估計(jì)的問(wèn)題,并分別討論了信噪比和采樣點(diǎn)數(shù)這兩個(gè)參數(shù)的變化對(duì)優(yōu)化后算法性能的影響。結(jié)果表明,在不同的信號(hào)混合情況下,信源算法估計(jì)的性能會(huì)不同,因?yàn)槭苄旁茨P?、傳播環(huán)境等多個(gè)因素的影響,會(huì)造成性能下降。有關(guān)信號(hào)模型的多樣性和信源估計(jì)算法的局限性及更多數(shù)目的情況還有待深入研究,解決方法在后續(xù)的修正算法中探討解決。
嵌入式存儲(chǔ)系統(tǒng)由嵌入式硬件和固化在硬件平臺(tái)中的嵌入式存儲(chǔ)系統(tǒng)軟件組成。傳統(tǒng)的小規(guī)模嵌入式存儲(chǔ)系統(tǒng),軟件多采用前后臺(tái)的方法,通常應(yīng)用于實(shí)時(shí)性要求不高的簡(jiǎn)單場(chǎng)合;對(duì)于復(fù)雜的應(yīng)用場(chǎng)合,較為普遍的做法是給系統(tǒng)
在復(fù)雜的井下環(huán)境中,信息準(zhǔn)確實(shí)時(shí)的傳輸非常重要。本文采用2FSK技術(shù)處理旋轉(zhuǎn)導(dǎo)向工具中的聲波短傳信號(hào),相比于泥漿脈沖傳輸方式,信號(hào)傳輸速率更快。同時(shí)在接收端設(shè)計(jì)了IIR濾波器,有效地克服了采用電磁波傳輸時(shí)衰減嚴(yán)重的問(wèn)題。此外,2FSK技術(shù)設(shè)備簡(jiǎn)單,解調(diào)方便,有利于推廣使用。
在PoE應(yīng)用增長(zhǎng)的同時(shí),以太網(wǎng)PHY的尺寸也在迅速縮小。目前,以太網(wǎng)PHY大多使用90nm技術(shù)制造,但芯片制造商即將推出采用65nm工藝技術(shù)制造的尺寸更小的產(chǎn)品。事實(shí)表明,采用這些先進(jìn)的制造工藝時(shí),在CMOS上實(shí)現(xiàn)有效的芯片級(jí)ESD保護(hù)是不切實(shí)際的,因?yàn)樾酒娣e太小無(wú)法提供系統(tǒng)級(jí)魯棒性,另外要實(shí)現(xiàn)有效的芯片級(jí)保護(hù)成本也過(guò)高。為滿足全球標(biāo)準(zhǔn)的要求、并保證系統(tǒng)的可靠性,時(shí)下基于以太網(wǎng)的系統(tǒng)設(shè)計(jì)越來(lái)越強(qiáng)烈地要求使用更好的片外電路保護(hù)。
1.嵌入式控制在微波設(shè)備控制上的實(shí)現(xiàn): 大型系統(tǒng)我們一般采用工業(yè)PC的方式集中控制,但面對(duì)小型系統(tǒng)我們?nèi)绮捎霉I(yè)PC的方法則有點(diǎn)大馬拉小車的概念了。一方面,對(duì)于向小系統(tǒng)應(yīng)用必須考慮成本,另一方面的要
測(cè)量現(xiàn)實(shí)世界現(xiàn)象的許多傳感器都以改變電阻的形式表現(xiàn)其輸出:熱敏電阻為溫度敏感型電阻,應(yīng)變計(jì)隨作用力而改變電阻大小,諸如此類。系統(tǒng)設(shè)計(jì)人員面對(duì)的挑戰(zhàn)是如何精確地測(cè)量電阻。