摘要:PC/104作為一種工業(yè)嵌入式的總線標準,由于其小尺寸結(jié)構(gòu)、低功耗,以及軟件通用性而被廣泛用于航空航天、工業(yè)控制等領(lǐng)域。這里主要介紹了下一代總線技術(shù)PCIE總線在PC/104標準下的應(yīng)用。闡述了數(shù)據(jù)接口卡的系
基于PCIE/104總線的高速數(shù)據(jù)接口設(shè)計
基于PCIE/104總線的高速數(shù)據(jù)接口設(shè)計
S2C Inc., 一家在業(yè)內(nèi)領(lǐng)先的快速SoC/ASIC原型驗證解決方案提供商,日前宣布計劃在中國銷售Gennum Corporation公司的Snowbush IP。 Gennum Snowbush IP Group,是一家領(lǐng)先的高速串行接口IP(知識產(chǎn)權(quán))供應(yīng)商,致
21ic訊 泰克公司日前宣布,發(fā)布使用BERTScope BSA85C 完成PCI Express 3.0接收機測試的MOI草案。這一方案是對之前驗證PCIe 3.0的接收機和信道性能方案的補充,包括DPO/DSA/MSO70000系列示波器、屢獲大獎的泰克TLA7SA
隨著現(xiàn)代社會對存儲容量及速度要求的不斷提高,固態(tài)硬盤已經(jīng)與人們緊密聯(lián)系起來,時至今日,固態(tài)硬盤終于有了取代傳統(tǒng)硬盤成為新的存儲霸主的趨勢。硬盤概念的提出要追溯到2006年,當時便已經(jīng)有硬盤廠商提出了固態(tài)硬
泰克公司日前宣布,為業(yè)內(nèi)最完整的PCI Express 3.0解決方案推出新選件。最新解決方案使用泰克DPO/DSA/MSO70000系列示波器,具有物理層發(fā)射機 (Tx) 驗證、調(diào)試、描述和認證測試功能。通過這一發(fā)布,泰克目前提供了最廣
泰克公司日前宣布,為業(yè)內(nèi)最完整的PCI Express 3.0解決方案推出新選件。最新解決方案使用泰克DPO/DSA/MSO70000系列示波器,具有物理層發(fā)射機 (Tx) 驗證、調(diào)試、描述和認證測試功能。通過這一發(fā)布,泰克目前提供了最廣
PCI Express 3.0標準的基本規(guī)范已經(jīng)完成,今天,PCI Special Interest Group宣布了最終版PCIe 3.0規(guī)范文本,新的規(guī)范依然向后兼容PCIe 2.0規(guī)格。新規(guī)范可以在所有計算機和外圍中應(yīng)用,例如服務(wù)器,工作站,游戲臺式機
最新消息顯示,PCI Express 3.0標準的基本規(guī)范有望在今年11月份最終完成,從而為相關(guān)產(chǎn)品明年問世敞開大門。今年八月中旬,PCI-SIG組織公布了0.9版的PCI-E 3.0規(guī)范,目前正在進行為期60天的審查,通過之后便會發(fā)布1.
PMC-Sierra 公司日前宣布,其 maxRAID™ Storage Manager 和 BR5225-80 RAID 適配器成為業(yè)界首款通過全球網(wǎng)絡(luò)存儲工業(yè)協(xié)會 (SNIA) 符合性測試計劃(CTP)中針對存儲管理計劃1.4版規(guī)范(Storage Management Initia
新版 PCI Express (PCIe)界面規(guī)格難產(chǎn)?最近 PCI SIG 公布了過渡性0.71版 PCI Express 3.0 規(guī)格,支援8 GigaTransfers;該標準組織打算在2011年初展開產(chǎn)品兼容性測試,時程已經(jīng)比原先預(yù)定的晚了一年。新版PCI Expres
符合SNIA SMI-S 1.4 版要求的PCIe 解決方案 (PMC-Sierra )
英特爾信息技術(shù)峰會 (IDF),中國北京,2010年4月12日 - 全球領(lǐng)先的高速連接、頻率控制與信號調(diào)節(jié)芯片和石英晶振解決方案供應(yīng)商Pericom Semiconductor Corporation (百利通半導(dǎo)體公司,納斯達克: PSEM)今日宣布:公司
有了新的 PCIe Gen2 解決方案,IDT 能夠提供針對多主系統(tǒng)無可比擬的設(shè)計靈活性的系統(tǒng)架構(gòu)。多主用來定義具有多個 CPU 聯(lián)合體的系統(tǒng),在 PCIe 術(shù)語中通常稱為“主聯(lián)合體(root complexes),它共存、通信、共享和管理
PCI Express(PCIe)是嵌入式和其它系統(tǒng)類型的背板間通信的一個非常理想的協(xié)議。然而,在嵌入式環(huán)境中,背板連接器引腳通常很昂貴,因此,采用點對點連接的星型結(jié)構(gòu)的PCIe時鐘分配方案并不理想。本文將討論如何使用一個
PCI Express(PCIe)是嵌入式和其它系統(tǒng)類型的背板間通信的一個非常理想的協(xié)議。然而,在嵌入式環(huán)境中,背板連接器引腳通常很昂貴,因此,采用點對點連接的星型結(jié)構(gòu)的PCIe時鐘分配方案并不理想。本文將討論如何使用一個
SRIO 正出現(xiàn)在大量新應(yīng)用中,主要以有線和無線應(yīng)用中的 DSP 為中心。在 Xilinx 器件中實現(xiàn) SRIO 架構(gòu)的主要優(yōu)勢包括:整個 SRIO 端點解決方案的可用性;靈活性和可擴展性,便于使用同樣的硬件和軟件架構(gòu)制成不同級別的產(chǎn)品;通過新 GTP 收發(fā)器和 65 nm 技術(shù)實現(xiàn)了低功耗;通過 CORE Generator 軟件 GUI 工具輕松進行配置;與業(yè)界領(lǐng)先的供應(yīng)商間的硬件協(xié)同工作能力經(jīng)過了驗證,支持其器件上的 SRIO 連接; 通過使用 PCIe 和 TEMAC 等集成 I/O 模塊,實現(xiàn)了系統(tǒng)集成,從而降低了總體系統(tǒng)成本。
EDA行業(yè)發(fā)布了許多能夠解決這個挑戰(zhàn)的方案。這些方案從高級驗證、斷言語言和方??延伸到功能覆蓋工具和特定協(xié)議一致性測試的工具包。即便是有許多解決方案可從EDA行業(yè)獲得,但為確保流片前器件的一致性和互操作性而選擇最佳的解決方案,也要求對導(dǎo)致器件不一致或互操作性的問題有一個透徹的理解。
SRIO 正出現(xiàn)在大量新應(yīng)用中,主要以有線和無線應(yīng)用中的 DSP 為中心。在 Xilinx 器件中實現(xiàn) SRIO 架構(gòu)的主要優(yōu)勢包括:整個 SRIO 端點解決方案的可用性;靈活性和可擴展性,便于使用同樣的硬件和軟件架構(gòu)制成不同級別的產(chǎn)品;通過新 GTP 收發(fā)器和 65 nm 技術(shù)實現(xiàn)了低功耗;通過 CORE Generator 軟件 GUI 工具輕松進行配置;與業(yè)界領(lǐng)先的供應(yīng)商間的硬件協(xié)同工作能力經(jīng)過了驗證,支持其器件上的 SRIO 連接; 通過使用 PCIe 和 TEMAC 等集成 I/O 模塊,實現(xiàn)了