對(duì)于FFT而言,很多領(lǐng)域都提出了其高速實(shí)時(shí)運(yùn)算的要求。利用FFT IP核實(shí)現(xiàn)FFT算法,并在cycloneⅡ系列的EP2C70F896C8器件上設(shè)計(jì)出處理速度為69.58 MHz的24位512點(diǎn)復(fù)數(shù)FFT處理器需29.3 μs,該方法具有效率高、速度快、周期短、靈活性強(qiáng)等特點(diǎn)。仿真結(jié)果表明此方法具有良好性能。
摘要 介紹基于FPGA嵌入式系統(tǒng)的多通道高速數(shù)據(jù)采集模塊控制器的IP核設(shè)計(jì)。采用TI公司的6通道同步采集A/D轉(zhuǎn)換器件(ADS8364),針對(duì)該器件使用硬件描述語(yǔ)言設(shè)計(jì)IP核,實(shí)現(xiàn)對(duì)采集數(shù)據(jù)的處理,同時(shí)設(shè)計(jì)了IP核與嵌入式系統(tǒng)
1 概述 JPEG2000[1,2]是新的靜止圖像壓縮標(biāo)準(zhǔn),它具有的多種特性使得它有著廣泛的應(yīng)用前景。目前為止,JPEG2000的解決方案比較少,并且其中的絕大部分是軟件解決方案:Jasper[3]軟件是經(jīng)IEC JTC1/SC29/WG1小
摘要:由于USB接口廣泛應(yīng)用,現(xiàn)在眾多SoC中都嵌入了USBIP核。但當(dāng)前市場(chǎng)上的USB IP核一般僅僅針對(duì)某一種總線結(jié)構(gòu)的SoC,可重用性不強(qiáng)。介紹了一款可配置的USB IP核設(shè)計(jì),重點(diǎn)描述USB IP核的結(jié)構(gòu)劃分,詳細(xì)闡述了各模
分析了與標(biāo)準(zhǔn)805l MCU兼容的MC805l IP核結(jié)構(gòu)原理與設(shè)計(jì)層次,詳細(xì)論述了MC8051 IP核的FPGA實(shí)現(xiàn)與應(yīng)用方法。通過(guò)試驗(yàn)驗(yàn)證,其性能比標(biāo)準(zhǔn)8051 MCU高,方便與系統(tǒng)其他模塊的集成。在各種嵌入式系統(tǒng)和片上系統(tǒng)中使用該IP核具有重要意義。
摘 要:本文介紹了利用EDA技術(shù)設(shè)計(jì)出與MCS-51系列微處理器指令集完全兼容的8位嵌入式微處理器芯片的IP核,并經(jīng)過(guò)驗(yàn)證獲得了滿意的效果。 關(guān)鍵詞: 電子設(shè)計(jì)自動(dòng)化;知識(shí)產(chǎn)權(quán)核;設(shè)計(jì) 1. 引言EDA(Electronic De
H.264便攜式實(shí)時(shí)編解碼器對(duì)實(shí)時(shí)性、功耗等因素有較高的要求,采用硬件編解碼器能夠有效地解決這些問(wèn)題。探討了基于IP核和基于ASIC的方案,重點(diǎn)介紹了幾款H.264不同層次上的全功能編解碼芯片。
H.264便攜式實(shí)時(shí)編解碼器對(duì)實(shí)時(shí)性、功耗等因素有較高的要求,采用硬件編解碼器能夠有效地解決這些問(wèn)題。探討了基于IP核和基于ASIC的方案,重點(diǎn)介紹了幾款H.264不同層次上的全功能編解碼芯片。
從IP核設(shè)計(jì)的角度出發(fā),筆者設(shè)計(jì)了一種結(jié)構(gòu)簡(jiǎn)單、低功耗、高增益的Rail-to-Rail CMOS運(yùn)算放大器.輸入級(jí)采用互補(bǔ)差分對(duì)結(jié)構(gòu),輸出采用分壓電路進(jìn)行求和,再接以PMOS為負(fù)載的共源級(jí)進(jìn)行放大. 較以往的Rail-to-Rail運(yùn)算放大器大大簡(jiǎn)化了結(jié)構(gòu),對(duì)稱性好,版圖面積小,易于實(shí)現(xiàn). 模擬結(jié)果表明運(yùn)放的輸入輸出都達(dá)到全擺幅,且增益和相位裕度分別為107.8 dB和62.4°,功耗只為0.38mW,非常適于做成SoC的IP核.
設(shè)計(jì)H.264便攜式實(shí)時(shí)編解碼器時(shí)必須充分考慮實(shí)時(shí)性、功耗、成本、資源、開(kāi)發(fā)周期等因素,進(jìn)行充分的調(diào)研,才能確定最優(yōu)方案,降低系統(tǒng)的開(kāi)發(fā)難度,縮短開(kāi)發(fā)周期,降低開(kāi)發(fā)成本。本文探討了基于硬件實(shí)現(xiàn)的方案,對(duì)幾款H.264不同層次的全功能編解碼芯片的主要特點(diǎn)作了介紹以及簡(jiǎn)要對(duì)比,對(duì)開(kāi)發(fā)前期方案的確定有一定的指導(dǎo)意義。
設(shè)計(jì)H.264便攜式實(shí)時(shí)編解碼器時(shí)必須充分考慮實(shí)時(shí)性、功耗、成本、資源、開(kāi)發(fā)周期等因素,進(jìn)行充分的調(diào)研,才能確定最優(yōu)方案,降低系統(tǒng)的開(kāi)發(fā)難度,縮短開(kāi)發(fā)周期,降低開(kāi)發(fā)成本。本文探討了基于硬件實(shí)現(xiàn)的方案,對(duì)幾款H.264不同層次的全功能編解碼芯片的主要特點(diǎn)作了介紹以及簡(jiǎn)要對(duì)比,對(duì)開(kāi)發(fā)前期方案的確定有一定的指導(dǎo)意義。
225MHz HDMI v1.3物理層IC和鏈路層軟IP核(Silicon Image)
C114 11月28日消息(張?jiān)录t編譯)楊忠禮電子(YTLE)與思科簽署合約,共同部署馬亞西亞半島的WiMAX網(wǎng)絡(luò)。根據(jù)協(xié)議,思科將建設(shè)并整合YTLE的WiMAX網(wǎng)絡(luò),包括IP核心,運(yùn)營(yíng)支持系統(tǒng),結(jié)算系統(tǒng),PNOC以及互用性測(cè)試實(shí)驗(yàn)室