FPGA已經(jīng)成為當(dāng)今數(shù)字化系統(tǒng)硬件設(shè)計(jì)的核心,全球90%以上的嵌入式系統(tǒng)設(shè)計(jì)工程師正在使用FPGA進(jìn)行著各種各樣的設(shè)計(jì)。FPGA的快速發(fā)展,為測(cè)試廠商帶來了新的機(jī)遇和挑戰(zhàn),針對(duì)FPGA的各種創(chuàng)新測(cè)試技術(shù)和解決方案不斷問世。文章介紹FPGA配置方法,著重介紹了利用測(cè)試系統(tǒng)(ATE)直接配置和基于CPLD+FLASH的FPGA配置方法,介紹了FPGA配置模式選擇和配置代碼生成方法,并以Virtex-II FPGA為例,詳細(xì)講述了FPGA配置與測(cè)試過程。
PCB板在焊接后可能存在元器件的開路、短路、漏焊等故障,所以需要在不將元器件焊離PCB板的情況下設(shè)計(jì)一種在線測(cè)試。本文研究了一種電容在線測(cè)試方法,并以向FPGA內(nèi)植入Nios II軟核作為控制器,以控制信號(hào)源的發(fā)生與測(cè)試檔位的自動(dòng)切換。實(shí)驗(yàn)證明了該測(cè)試方法的可行性及較高的精準(zhǔn)度,達(dá)到了設(shè)計(jì)目的。
就在不久前,說起汽車電子化,指的還是把機(jī)械部件換成半導(dǎo)體和電子部件,以及為汽車配備視聽設(shè)備和信息娛樂系統(tǒng)。而現(xiàn)在,新的電子化浪潮席卷了汽車領(lǐng)域,利用信息處理和圖像處理技術(shù)的ADAS(高級(jí)駕駛輔助系統(tǒng))
摘要:在石油測(cè)井行業(yè)中伽瑪能譜的測(cè)量是一種很重要的測(cè)井方式,本文結(jié)合脈沖中子能譜測(cè)量,對(duì)伽瑪脈沖峰值檢測(cè)做了研究,利用微分、延時(shí)電路及FPGA器件,能很好地檢測(cè)到伽瑪信號(hào)的峰值,由實(shí)驗(yàn)結(jié)果可知,峰值檢測(cè)的
本文介紹了一種高速實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方案。本方案先簡(jiǎn)要介紹了CYUSB3014 芯片的特點(diǎn)和固件程序,對(duì)傳感器輸出信號(hào)進(jìn)行放大濾波處理,然后將其轉(zhuǎn)換為數(shù)字信號(hào)。在FIFO 緩存后,使用USB 的猝發(fā)傳輸模式傳輸?shù)接?jì)算機(jī)。經(jīng)實(shí)踐證明, 該系統(tǒng)滿足了預(yù)期的設(shè)計(jì)要求,大大提高了數(shù)據(jù)傳輸速率,實(shí)時(shí)性也有很好的增強(qiáng),能夠滿足高速實(shí)時(shí)數(shù)據(jù)采集的要求。
摘要:基于FPGA設(shè)計(jì)了一高速數(shù)字下變頻系統(tǒng),在設(shè)計(jì)中利用并行NCO和多相濾波相結(jié)合的方法有效的降低了數(shù)據(jù)的速率,以適合數(shù)字信號(hào)處理器件的工作頻率。為了進(jìn)一步提高系統(tǒng)的整體運(yùn)行速度,在設(shè)計(jì)中大量的使用了FPGA中
摘要:本實(shí)訓(xùn)平臺(tái)著眼于提升高職層次學(xué)生的職業(yè)能力,圍繞典型的數(shù)字通信系統(tǒng)模型,設(shè)計(jì)了擴(kuò)展性強(qiáng)、可測(cè)性好的FPGA核心板,并開發(fā)了多個(gè)配套的功能模塊。憑借著FPGA強(qiáng)大的硬件可編程能力,創(chuàng)設(shè)了分層遞進(jìn)的實(shí)驗(yàn)?zāi)J?/p>
摘要:以24位工業(yè)模數(shù)轉(zhuǎn)換器AD51278為核心,設(shè)計(jì)了一個(gè)高精度微應(yīng)變信號(hào)采集系統(tǒng),給出對(duì)應(yīng)的前端調(diào)理電路和數(shù)字采集模塊等。模擬測(cè)試結(jié)果顯示,該系統(tǒng)方案可行,可有效采集微應(yīng)變信號(hào),已成功應(yīng)用于橋梁振動(dòng)檢測(cè)等產(chǎn)
21ic訊 美高森美公司(Microsemi Corporation) 宣布為其主流SERDES-based SmartFusion®2 系統(tǒng)級(jí)芯片(SoC) FPGA和IGLOO®2 FPGA器件提供全新小尺寸解決方案。這兩款FPGA器件采用非易失性Flash技術(shù),可省去外部
本文首先介紹了各種分頻器的實(shí)現(xiàn)原理,并在FPGA開發(fā)平臺(tái)上通過VHDL文本輸入和原理圖輸入相結(jié)合的方式,編程給出了仿真結(jié)果。最后通過對(duì)各種分頻的分析,利用層次化設(shè)計(jì)思想,綜合設(shè)計(jì)出了一種基于FPGA的通用數(shù)控分頻器,通過對(duì)可控端口的調(diào)節(jié)就能夠?qū)崿F(xiàn)不同倍數(shù)及占空比的分頻器。
摘要 利用FPGA IP核設(shè)計(jì)了一種快速、高效的傅里葉變換系統(tǒng)。針對(duì)非整數(shù)倍信號(hào)周期截?cái)嗨鶎?dǎo)致的頻譜泄露問題,提出了一種通過時(shí)輸入信號(hào)加窗處理來抑制頻譜泄露的方法。利用Modelsim和Matlab對(duì)設(shè)計(jì)方案進(jìn)行了仿真,同
摘要 數(shù)字復(fù)分接技術(shù)是數(shù)字通信網(wǎng)中的一項(xiàng)重要技術(shù),能將若干路低速信號(hào)合并為一路高速信號(hào),以提高帶寬利用率和數(shù)據(jù)傳輸效率。文中在介紹數(shù)字復(fù)接系統(tǒng)的基礎(chǔ)上,采用VHDL對(duì)數(shù)字復(fù)分接系統(tǒng)進(jìn)行建模設(shè)計(jì)和實(shí)現(xiàn)。并利
本文提出了一種基于FPGA和USB接口的驗(yàn)光儀控制系統(tǒng)設(shè)計(jì)方案,該方案中的全自動(dòng)電腦驗(yàn)光的接口設(shè)計(jì)是在原先驗(yàn)光儀的基礎(chǔ)進(jìn)行了改進(jìn),設(shè)計(jì)了基于FPGA的全自動(dòng)電腦控制系統(tǒng),并采用了先進(jìn)的USB技術(shù)連接設(shè)備與電腦,提高了數(shù)據(jù)傳輸速率,增加了定位精度,并且縮短了驗(yàn)光過程的時(shí)間。
Altera公司2月8號(hào)宣布,其創(chuàng)新的FPGA和SoC技術(shù)在DesignCon 2014上贏得了兩項(xiàng)設(shè)計(jì)創(chuàng)意獎(jiǎng)。Altera的下一代14 nm Stratix 10 FPGA和SoC贏得了最佳半導(dǎo)體和IP獎(jiǎng),ARM® Development Studio 5 (DS-5™) Altera版工
為了研究數(shù)字化γ能譜儀,本文提出一種基于FPGA的數(shù)字核脈沖分析器硬件設(shè)計(jì)方案,該方案采用現(xiàn)場(chǎng)可編程邏輯部件(FPGA),完成數(shù)字多道脈沖幅度分析儀的硬件設(shè)計(jì)。用QuartusⅡ軟件在FPGA平臺(tái)上完成了數(shù)字核脈沖的幅度提取并生成能譜。
本文針對(duì)無人飛行器高空飛行時(shí)機(jī)翼前緣等關(guān)鍵部位出現(xiàn)的結(jié)冰問題,提出了一種基于FPGA的無人飛行器溫度巡檢裝置的設(shè)計(jì)方案,方案利用FPGA并結(jié)合鉑電阻傳感器PT100實(shí)現(xiàn)對(duì)無人機(jī)各部分尤其是機(jī)翼前緣等關(guān)鍵部位的溫度巡檢,開發(fā)了基于VHDL語言的軟件系統(tǒng),當(dāng)出現(xiàn)結(jié)冰現(xiàn)象時(shí)采用加熱方式主動(dòng)融冰。實(shí)測(cè)結(jié)果表明本方案所設(shè)計(jì)的無人飛行器溫度巡檢裝置檢測(cè)速度快,精度高,控溫準(zhǔn)確,有效解決了無人飛行器高空飛行時(shí)的結(jié)冰問題。
21ic訊 Altera公司宣布,其創(chuàng)新的FPGA和SoC技術(shù)在DesignCon 2014上贏得了兩項(xiàng)設(shè)計(jì)創(chuàng)意獎(jiǎng)。Altera的下一代14 nm Stratix 10 FPGA和SoC贏得了最佳半導(dǎo)體和IP獎(jiǎng),ARM® Development Studio 5 (DS-5™) Altera
本文提出了基于FPGA的IIR數(shù)字濾波器的設(shè)計(jì)方案。首先,用雙線性變換法設(shè)計(jì)出巴特沃茲數(shù)字帶通濾波器的相關(guān)參數(shù);其次,利用Matlab軟件對(duì)所設(shè)計(jì)的濾波器進(jìn)行了仿真分析;最后,利用Quartus II軟件進(jìn)行了模塊設(shè)計(jì)和功能仿真。實(shí)驗(yàn)結(jié)果證明了本方案的可行性。
FPGA在先進(jìn)工藝路上的狂飚猛進(jìn)帶來了如影隨形的挑戰(zhàn):一方面,進(jìn)入20nm和14nm階段后,不光是FPGA復(fù)雜度提升,對(duì)其外圍的電源管理等芯片也提出了“與時(shí)俱進(jìn)”的要求。另一方面,隨著SoC FPGA和3D IC技術(shù)的發(fā)展,F(xiàn)PGA不
IEEE1394是最初由Apple公司提出的高速串行總線,1995年IEEE(電氣和電子工程師協(xié)會(huì))將其認(rèn)可為IEEE1394-1995規(guī)范[1]。但是在IEEE1394-1995中存在一些模糊定義[2],為了解決這