21ic訊 克公司日前宣布推出新系列高速碼型發(fā)生器--- PPG3000和誤差檢測儀--- PED3000來支持32 Gb/s光和串行數據通信測試。新的PPG3000系列碼型發(fā)生器和PED3000系列誤碼檢測儀支持多通道圖形發(fā)生并帶有通道專屬數據編
摘 要: 本文提出了一種基于FPGA的誤碼測試方案,并在FPGA上實現(xiàn)了其功能。該方案不僅納入了“同步保護”的思想,同時對誤碼率量級的判斷也提出了一種簡化而又可行的方法。在數字通信系統(tǒng)中,為了
摘要:誤碼測試儀是檢測通信系統(tǒng)可靠性的重要設備。傳統(tǒng)的誤碼測試儀基于CPLD和CPU協(xié)同工作,不僅結構復雜,價格昂貴,而且不方便攜帶。基于FPGA的高速誤碼測試儀,采用FPGA來完成控制和測試模塊的一體化設計,提高了
針對國內外高速誤碼測試儀價格昂貴、系統(tǒng)復雜的現(xiàn)狀,采用ADI公司的ARM7TDMI微控制器ADμC7020和Silicon Laboratoties公司生產的XFP收發(fā)芯片Si5040,設計一種簡易、低成本的誤碼測試系統(tǒng)。系統(tǒng)由Si5040、ADμCT020和虛擬儀器Lab Windows/CVI組成。Si5040具有可編程的偽隨機碼比特流生成和比較功能,讀出誤碼值,通過ADμC7020計算得到誤碼率,并通過I2C接口與Lab Windows/CVI構成的上位機進行通信。
針對國內外高速誤碼測試儀價格昂貴、系統(tǒng)復雜的現(xiàn)狀,采用ADI公司的ARM7TDMI微控制器ADμC7020和Silicon Laboratoties公司生產的XFP收發(fā)芯片Si5040,設計一種簡易、低成本的誤碼測試系統(tǒng)。系統(tǒng)由Si5040、ADμCT020和虛擬儀器Lab Windows/CVI組成。Si5040具有可編程的偽隨機碼比特流生成和比較功能,讀出誤碼值,通過ADμC7020計算得到誤碼率,并通過I2C接口與Lab Windows/CVI構成的上位機進行通信。
摘要:突發(fā)模式誤碼測試儀與一般連續(xù)誤碼測試儀不同,其接收端在誤碼比對前要實現(xiàn)在十幾位內,對具有相位跳變特點的信號進行時鐘提取和數據恢復,并且在誤碼比對時須濾除前導碼和定界符,僅對有效數據進行誤碼統(tǒng)計。
摘要:突發(fā)模式誤碼測試儀與一般連續(xù)誤碼測試儀不同,其接收端在誤碼比對前要實現(xiàn)在十幾位內,對具有相位跳變特點的信號進行時鐘提取和數據恢復,并且在誤碼比對時須濾除前導碼和定界符,僅對有效數據進行誤碼統(tǒng)計。
介紹了一種基于FPGA的誤碼測試儀的設計原理、實現(xiàn)過程及調試經驗。該誤碼測試系統(tǒng)使用RS485接口,具有原理簡單、接口獨特、功能豐富等特點,系統(tǒng)具有較好的可擴展性。
實際工作中,常常需要誤碼儀能測試多種信道。但是目前市面上所銷售的誤碼儀大多只能測試電信部門的標準通信信道,低速以一、二次群為主,高速可達SDH信道速率;且價格昂貴、體積偏大,不能用于測試實際工作中大量
0 引言 無論是何種通信新業(yè)務的推出和運營,都離不開強力有效且高可靠的傳輸系統(tǒng)。隨之而帶來的問題就是如何對系統(tǒng)的傳輸質量進行測量和保證。 誤碼測試儀是一種能夠測量和保證傳輸質量的智能化儀器,該
1 引言工程實踐中,我們往往需要對所設計的硬件電路進行設計檢驗以保證其正常運作,從而才能進一步支持基于該硬件的復雜程序的正確調試。這樣,特定的相應測試系統(tǒng)設計就顯得尤為重要,不僅可以保證硬件的健康度,更
1 引言 工程實踐中,我們往往需要對所設計的硬件電路進行設計檢驗以保證其正常運作,從而才能進一步支持基于該硬件的復雜程序的正確調試。這樣,特定的相應測試系統(tǒng)設計就顯得尤為重要,不僅可以保證硬件的健康度,
1 手持式2M誤碼測試儀系統(tǒng)的結構 手持式2M誤碼測試儀集2M誤碼測試分析、數據存儲、數據圖形顯示三種功能于一體。該儀器是通過采用嵌入式設計技術,把FPGA、成幀器、LCD控制器等核心部件進行系統(tǒng)集成,并利用LCD
本文設計實現(xiàn)了一種用于測量基帶傳輸信道的誤碼儀,闡述了主要模塊的工作原理,提出了一種新的積分鑒相同步時鐘提取的實現(xiàn)方法,此方法能夠提高同步時鐘的準確度,從而提高誤碼測量精度。
PMC4351是PMC公司一款功能強大的集成了收發(fā)單元的可編程全功能E1、T1成幀器。它可在2M誤碼測試儀中實現(xiàn)2M數字口的所有測試功能
PMC4351在便攜式2M誤碼測試儀中的應用