圖像處理系統(tǒng)的一個關鍵問題就是數據量龐大,數據處理相關性高,實時實現比較困難。即使采用高速單片機也無法滿足實時處理的需求,而DSP芯片則具有速度快,信號處理功能強大,實時性好等特點,因此,將DSP用于圖像處理可使這一難題得到較好的解決。
DSP是基于可編程超大規(guī)模集成電路和計算機技術發(fā)展起來的一門重要技術,DSP芯片的快速數據采集與處理功能以及片上集成的各種功能模塊為DSP應用于各種場合提供了極大的方便。而CMOS圖像傳感器與CCD相比,由于CMOS圖像傳感器能將時序處理電路和圖像信號的前端放大與數字化部分集成于一個芯片內,因而其發(fā)展一直受到業(yè)界的高度重視?,F在,隨著技術與工藝的發(fā)展,CMOS圖像傳感器不僅在噪聲上得到了有效改善,而且分辨率也得到了明顯提高。CMOS圖像傳感器將以其低廉的價格、實用的圖像質量、高集成度和相對較少的功耗在視頻采集領域得到廣泛的應用。為此,本文提出了一種基于DSP和CMOS圖像傳感器,同時由復雜可編程邏輯控制芯片CPLD控制的實時圖像采集系統(tǒng)的實現方案。
FPGA設計開發(fā)中應用仿真技術解決故障的方法
基于FPGA電火花加工脈沖電源的設計
視頻解碼器SAA7111在圖像采集中的應用
設計開發(fā)了一種適用于對數據傳輸率有一定要求的WEB數據服務器系統(tǒng)。系統(tǒng)以TMS320VC5409 DSP為主處理器,通過與RTL8019AS芯片連接實現了以太網接口。完成了lwIP TCP/IP協(xié)議棧在TMS320VC5409的移植,并在應用層實現了一個嵌入式WEB數據服務器。
基于ARM的智能儲物系統(tǒng)設計
嵌入式系統(tǒng)軟件及編程語言
H.264/AVC是ITU-T VCEG和ISO/IEC MPEG聯(lián)合制定的最新視頻編碼國際標準,是目前圖像通信研究領域的熱點技術之一。H.264的視頻編碼層(VCL)采用了許多新技術,因而使其編碼性能有了大幅度提高。但這是以復雜度的成倍增加為代價的,這也使得H.264在實時視頻編碼及傳輸應用中面臨著巨大的挑戰(zhàn)。因此,要滿足圖像壓縮的實時性要求,就需要對現有的H.264編解碼器進行優(yōu)化。本文主要討論H.264系統(tǒng)的硬件平臺和任務流程,并針對基于DSP硬件平臺的特點,介紹了從代碼級對算法進行優(yōu)化,進一步提高編碼算法的運算速度,實現H.264實時編碼的具體方法。由于ADI Blackfin561是AD公司推出的一款高性能的數字信號處理器,它具有600MHz的主頻。為此,本文選擇其作為硬件平臺,來探索在資源有限的DSP平臺上實現H.264編碼器的有效途徑。
目前,在數字信號處理技術中,DSP+CPLD是控制接口設計中比較常用的方式。然而,AD-SP-BF533雖有異步串口,但該芯片只有一個異步串口,當一個系統(tǒng)中出現多個UART接口時,ADSP-BF533就顯得無能為力了。為此,本文采用CPLD來實現多路UART接口的設計,以滿足ADSP-BF533與多路UART接口的通信。
linux 電源管理
基于ARM9處理器的智能導游儀設計
基于MPC860和VxWorks的硬件防火墻設計及實現
基于嵌入式微處理器EP9315的二次開發(fā)技術
Linux內核技術分析