www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 嵌入式 > 嵌入式教程
[導讀]基于FPGA的圖像采集模塊設計

1 引言

  圖像采集是圖像處理的前提。圖像采集卡是常用的圖像輸入設備,通常占用PC機總線的一個插槽。它主要包括圖像存儲器單元、CCD或CMOS攝像頭接口、PC機總線接口等。傳統的圖像采集卡大多數采用 PCI接口,這種圖像采集卡適用于將模擬信號經A/D轉換器轉換成數字信號,或本身就是數字信號,再通過PCI接口傳輸至PC機,進行圖像處理。但使用嵌入式系統實現圖像采集和處理時,帶有PCI接口的圖像采集卡就不適用。為此,這里提出一種適用于嵌入式系統的數字圖像采集模塊設計方案,實現圖像數據采集、“乒乓”模式圖像數據的緩存、圖像數據的采集模塊外部接口,并保證圖像采集的高速性和連續(xù)性。

  2 圖像采集系統設計

  圖1為圖像采集系統框圖。該系統包括OV7620圖像數據采集板、FPGA的圖像數據接收緩存板、兩片SRAM構成的高速緩存以及系統外部接口。OV7620圖像數據采集板主要完成圖像數據采集,其圖像數據總線、幀圖像數據時鐘、幀同步信號、行同步信號與FPGA圖像數據接收緩存板相連,FPGA協調兩片SRAM“乒乓模式”的讀寫操作,并完成模塊的外部接口。

  

  2.1 OV7620圖像數據采集板

  數字圖像采集模塊的核心是圖像傳感器。OV7620內置640x480的圖像陣列,每秒可輸出30幀以上的圖像;并集成有諸如曝光控制、伽馬、增益、白色控制、彩色矩陣、彩色飽和度、色彩控制、窗口等照相功能。該器件能夠通過串行SCCB接口編程,通過編程實現8位和16位格式的輸出。

  2.1.1 OV7620電路設計

  該系統設計采用OV7620的電路如圖2所示。其中,SBB引腳接跳線,用于設置OV7620在復位時讀取引腳狀態(tài)或I2C方式配置;UV2引腳接上拉電阻,選擇0V7620為QVGA工作狀態(tài)(320x240);Y3引腳接上拉電阻,選擇OV7620為RGB數據格式輸出:Y1引腳接上拉電阻,選擇 OV7620位逐行掃描模式;PWDN引腳接地,OV7620不能工作在睡眠模式;UV0~UV7,Y0~Y7,XCLKl,HSYNC,VSYNC,PCLK,HREF,FODD,FREX接26針的插座,與FPGA相連,由 FPGA輸出時鐘和控制信號控制0V7620。在PCB設計時,應將模擬電源和數字電源、模擬地和數字地分開。電源的輸入引腳接O.1μF的去耦電容和 47μF的防止電源“浪涌”的電容。模擬地和數字地分開布線,最后在一點接地。晶體振蕩器應盡可能靠近器件放置,使其起振效果達到最佳。

  

  2.1.2 OV7620模塊與FPGA板的連接

  圖3為0V7620模塊與FPGA板的接口電路,其中3.3 V和GND是由FPGA板供電接口,UV0~UV7及Y0~Y7是圖像數據的輸出總線,VSYNC是圖像幀同步信號,HREF是圖像的行同步信號,PCLK是圖像數據時鐘在時鐘的上升沿,圖像數據發(fā)生跳變。

  

  2.1.3 MSP430F1121組成I2C配置電路

  設計中采用MSP430Fll2l單片機配置OV7620,單片機通過JTAG接口下載程序,接入32.768 kHz的低速晶體振蕩器,供單片機使用。單片機的P1.1,P1.0端口分別作為I2C總線的SCLK,SDA引腳,各接10 kΩ電阻上拉到3.3 V,增強了總線的驅動能力。單片機內部程序實現P1.1和P1.0組成的I2C總線。
[!--empirenews.page--]2.1.4 OV7620主設備工作模式

  OV7620有主設備和從設備兩種工作模式。該系統設計選用主設備工作模式。在主設備工作模式時,0V7620可提供以下信號:水平行同步信號 Hsync,即CHSYNC引腳(輸出狀態(tài)),高電平有效;垂直場同步信號Vsync,即VSYNC引腳(輸出狀態(tài)),高電平有效;圖像數據信號,由 UV7~UV0和Y7~Y0輸出。圖像數據同步時鐘信號Pclk,即PCLK引腳。通過這些信號,系統可采用FPGA接收OV7620的數據,正確采集每一幀圖像數據,為后續(xù)數據存儲和處理奠定基礎。

  2.2 FPGA的圖像數據接收緩存板

  2.2.1 圖像緩存方案

  采用高速SRAM切換模式,即“乒乓模式”。高速SRAM只有一個數據、地址和控制總線,可通過三態(tài)緩沖門分別接圖像傳感器和嵌入式系統。當圖像傳感器輸出數據時,SRAM由三態(tài)門切換至圖像傳感器一側,以使圖像數據寫入。當圖像傳感器輸出數據結束后,SRAM再由三態(tài)門切換到嵌入式系統一側以便嵌入式系統讀寫。在切換過程中,還應保證幀圖像數據的完整性。這種方式的優(yōu)點是SRAM可隨機存取,同時易于得到較大容量的高速SRAM且價格適中。

  2.2.2 FPGA板模塊電路

  圖4為電源部分的設計電路。其中,FPGA板接9 V直流電源的輸入,經7805后,9 V的電壓轉換為5 V,經電容平滑濾波后,5 V的電壓輸人給1117—3.3,得到3.3 V電壓。電源工作指示燈VD2指示電源是否正常工作。同時,5 V的電壓經1117—1.5,轉換為1.5 V的電壓輸出,供給FPGA使用。

  

  圖5為RS一232接口電路。該接口電路采用MAX232。圖中,TX_OUTl_FPGA,RX_INl_FPGA,TX_OUT2_FPGA,RX_IN2_FPGA連接至FPGA的I/0引腳,FPGA的輸出經MAX232的電平轉換后,通過DB9的插座與PC機串口連接,實現FPGA與PC機通信,便于后續(xù)Nios II嵌入式軟核調試。為了實現高速圖像的采集與存儲,保證在高速圖像采集中圖像的完整性,必須含有緩沖區(qū)。利用兩片SRAM,其成本較低、容量大、操作簡單,能夠完成圖像數據緩沖功能。SRAM選用IDT71V416,容量為256 Kxl6 bit,訪問速度為10 ns,使用兩片SRAM即可構成256 Kxl6 bitx2=8 Mbit的高速緩存,從而可實現圖像數據的不間斷傳輸。

  

  為了在FPGA內部嵌入Nios II軟核,采用Flash存儲器存儲Nios II軟核的程序,作為存儲程序和數據的Flash存儲器,要求操作簡單、容量大、接口簡單。兇此,選用TC58FVBl6-OAFT型Flash存儲器。 Flash的地址總線,數據總線和控制引腳與FPGA的控制引腳相連,通過FPGA內部,掛載到Nios II軟核的Avalon總線,實現讀寫控制。Flash的內部主要由存儲陣列和控制邏輯電路、控制寄存器組成,并能產生“忙信號”。

  2.3 用EPCSl配置Cyclone系列FPGA

  該系統設計采用Ahera公司的Cyclone系列 EPlC6Q240C8型的FPGA。選用EPCSl系列配置器件,在主動串行配置(Active Serial Programming)工作模式配置FPGA。EPCSl是1 Mbit的Ahera專用配置器件.其本質是一塊專用Flash,用于保存FPGA的配置信息。Cyclone系列是基于SRAM的FPGA器件,可通過下載電纜在線配置該器件。掉電后。FPGA內部配置信息丟失。如果配合相應配置器件。FPGA在上電時,從配置器件讀取配置內容,這樣即可使用。

  2.4 Nios U嵌入式軟核處理器

  Nios II是基于哈佛結構的RISC通用嵌入式處理器軟核,能與用戶邏輯相結合,編程至Ahera的FPGA中。使用Nios II處理器的優(yōu)勢是明顯的,只要FPGA的資源允許,NiosII核在同一FPGA中被植入的數量無限制,此外Nios II可植入的Ahera FPGA的系列幾乎沒有限制,在這方面,Nios顯然優(yōu)于同類產品一Xilinx的MicroBlaze。另外,在開發(fā)工具的完備性方面、對常用的嵌入式操作系統支持方面,Nios II都優(yōu)于MicroBlaze。就成本而言,Nios II的使用費僅僅是其占用的FPGA的邏輯資源費。因此,選用的FPGA越便宜,則Nios II的使用費就越低。在FPGA內部的Nios II創(chuàng)建完成后,需要對Nios II軟核處理器進行編程。利用]Nios II IDE集成調試環(huán)境編寫調試程序,最后,程序下載到FPGA內部。

  2.5 使用嵌入式邏輯分析儀實時測試

  為了驗證該系統工作,使用SignalTap II實時測試。通過JTAG把圖像數據讀回PC機,實時監(jiān)測圖像采集卡所采集的圖像數據。具體的圖像數據的采集驗證如圖6所示。

  

  由圖6看到UV總線和Y總線輸出的幀圖像的各像素點的原始RGB值,在行有效時(HREF為高電平)為 41,37,ll(R1,G1,B1);40,44,11(R2,G2,B2)等。

  3 結語

  設計是在深入研究傳統的圖像采集模塊的基礎上,針對傳統的PCI圖像采集卡的弊端,設計適用于便攜式嵌入式系統的圖像采集模塊。該系統實現了圖像原始數據采集及緩存,保證了圖像數據的連續(xù)和完整性,具有體積小、功耗低、速度快、接口簡單的優(yōu)點。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯系該專欄作者,如若文章內容侵犯您的權益,請及時聯系本站刪除。
換一批
延伸閱讀

LED驅動電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關鍵字: 驅動電源

在工業(yè)自動化蓬勃發(fā)展的當下,工業(yè)電機作為核心動力設備,其驅動電源的性能直接關系到整個系統的穩(wěn)定性和可靠性。其中,反電動勢抑制與過流保護是驅動電源設計中至關重要的兩個環(huán)節(jié),集成化方案的設計成為提升電機驅動性能的關鍵。

關鍵字: 工業(yè)電機 驅動電源

LED 驅動電源作為 LED 照明系統的 “心臟”,其穩(wěn)定性直接決定了整個照明設備的使用壽命。然而,在實際應用中,LED 驅動電源易損壞的問題卻十分常見,不僅增加了維護成本,還影響了用戶體驗。要解決這一問題,需從設計、生...

關鍵字: 驅動電源 照明系統 散熱

根據LED驅動電源的公式,電感內電流波動大小和電感值成反比,輸出紋波和輸出電容值成反比。所以加大電感值和輸出電容值可以減小紋波。

關鍵字: LED 設計 驅動電源

電動汽車(EV)作為新能源汽車的重要代表,正逐漸成為全球汽車產業(yè)的重要發(fā)展方向。電動汽車的核心技術之一是電機驅動控制系統,而絕緣柵雙極型晶體管(IGBT)作為電機驅動系統中的關鍵元件,其性能直接影響到電動汽車的動力性能和...

關鍵字: 電動汽車 新能源 驅動電源

在現代城市建設中,街道及停車場照明作為基礎設施的重要組成部分,其質量和效率直接關系到城市的公共安全、居民生活質量和能源利用效率。隨著科技的進步,高亮度白光發(fā)光二極管(LED)因其獨特的優(yōu)勢逐漸取代傳統光源,成為大功率區(qū)域...

關鍵字: 發(fā)光二極管 驅動電源 LED

LED通用照明設計工程師會遇到許多挑戰(zhàn),如功率密度、功率因數校正(PFC)、空間受限和可靠性等。

關鍵字: LED 驅動電源 功率因數校正

在LED照明技術日益普及的今天,LED驅動電源的電磁干擾(EMI)問題成為了一個不可忽視的挑戰(zhàn)。電磁干擾不僅會影響LED燈具的正常工作,還可能對周圍電子設備造成不利影響,甚至引發(fā)系統故障。因此,采取有效的硬件措施來解決L...

關鍵字: LED照明技術 電磁干擾 驅動電源

開關電源具有效率高的特性,而且開關電源的變壓器體積比串聯穩(wěn)壓型電源的要小得多,電源電路比較整潔,整機重量也有所下降,所以,現在的LED驅動電源

關鍵字: LED 驅動電源 開關電源

LED驅動電源是把電源供應轉換為特定的電壓電流以驅動LED發(fā)光的電壓轉換器,通常情況下:LED驅動電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關鍵字: LED 隧道燈 驅動電源
關閉