www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 嵌入式 > 嵌入式硬件
[導讀]IIC開發(fā)于1982年,當時是為了給電視機內(nèi)的CPU和外圍芯片提供更簡易的互連方式。電視機是最早的嵌入式系統(tǒng)之一,而最初的嵌入系統(tǒng)是使用內(nèi)存映射(memory-mappedI/O)的方式來互連微控制器和外圍設備的。要實現(xiàn)內(nèi)存映射,設備必須并行連入微控制器的數(shù)據(jù)線和地址線,這種方式在連接多個外設時需大量線路和額外地址解碼芯片,很不方便并且成本高。

IIC總線概述

IIC開發(fā)于1982年,當時是為了給電視機內(nèi)的CPU和外圍芯片提供更簡易的互連方式。電視機是最早的嵌入式系統(tǒng)之一,而最初的嵌入系統(tǒng)是使用內(nèi)存映射(memory-mappedI/O)的方式來互連微控制器和外圍設備的。要實現(xiàn)內(nèi)存映射,設備必須并行連入微控制器的數(shù)據(jù)線和地址線,這種方式在連接多個外設時需大量線路和額外地址解碼芯片,很不方便并且成本高。

為了節(jié)省微控制器的引腳和和額外的邏輯芯片,使印刷電路板更簡單,成本更低,位于荷蘭的Philips實驗室開發(fā)了IIC(Inter-IntegratedCircuit),它是由數(shù)據(jù)線SDA和時鐘線SCL兩根線構成的串行總線,可發(fā)送和接收數(shù)據(jù)。在CPU與被控IC之間、IC與IC之間進行雙向傳送

IIC數(shù)據(jù)傳輸速率有標準模式(100kbps)、快速模式(400kbps)和高速模式(3.4Mbps),另外一些變種實現(xiàn)了低速模式(10kbps)和快速+模式(1Mbps)

IIC總線硬件結構

IIC即I2C,是一種總線結構。

每一個I2C總線器件內(nèi)部的SDA、SCL引腳電路結構都是一樣的,引腳的輸出驅(qū)動與輸入緩沖連在一起。其中輸出為漏極開路的場效應管、輸入緩沖為一只高輸入阻抗的同相器。這種電路具有兩個特點:

由于SDA、SCL為漏極開路結構,借助于外部的上拉電阻實現(xiàn)了信號的“線與”邏輯;

引腳在輸出信號的同時還能對引腳上的電平進行檢測,檢測是否與剛才輸出一致。為“時鐘同步”和“總線仲裁”提供硬件基礎。

IIC總線典型應用

IIC設備典型應用:

物理結構上,IIC系統(tǒng)由一條串行數(shù)據(jù)線SDA和一條串行時鐘線SCL組成。主機按一定的通信協(xié)議向從機尋址和進行信息傳輸。在數(shù)據(jù)傳輸時,由主機初始化一次數(shù)據(jù)傳輸,主機使數(shù)據(jù)在SDA線上傳輸?shù)耐瑫r還通過SCL線傳輸時鐘。信息傳輸?shù)膶ο蠛头较蛞约靶畔鬏數(shù)拈_始和終止均由主機決定。

每個器件都有一個唯一的地址,而且可以是單接收的器件(例如:LCD驅(qū)動器)或者可以接收也可以發(fā)送的器件(例如:存儲器)。發(fā)送器或接收器可以在主模式或從模式下操作,這取決于芯片是否必須啟動數(shù)據(jù)的傳輸還是僅僅被尋址。

IIC總線的FPGA實現(xiàn)原理及過程

一、實驗平臺

軟件平臺:ModelSim-Altera 6.4a (Quartus II 9.0)

硬件平臺:DIY_DE2

二、實驗原理

1、IIC總線器件工作原理

在IIC總線上傳送信息時的時鐘同步信號是由掛接在SCL時鐘線上的所有器件的邏輯“與”完成的。SCL線上由高電平到低電平的跳變將影響到這些器件,一旦某個器件的時鐘信號變?yōu)榈碗娖?,將使SCL線上所有器件開始并保護低電平期。此時,低電平周期短的器件的時鐘由低至高的跳變并不影響SCL線的狀態(tài),這些器件將進入高電平等待的狀態(tài)。

當所有器件的時鐘信號都變?yōu)楦唠娖綍r,低電平期結束,SCL線被釋放返回高電平,即所有的器件都同時開始它們的高電平期。其后,第一個結束高電平期的器件又將SCL線拉成低電平。這樣就在SCL線上產(chǎn)生一個同步時鐘??梢?,時鐘低電平時間由時鐘低電平期最長的器件決定,而時鐘高電平時間由時鐘高電平期最短的器件決定。

IIC總線上數(shù)據(jù)的傳輸速率在標準模式下可達100kbit/s 在快速模式下可達400kbit/s 在高速模式下可達3.4Mbit/s ,連接到總線的接口數(shù)量只由總線電容是400pF 的限制決定。

2、IIC總線的傳輸協(xié)議與數(shù)據(jù)傳送時序

(1)起始和停止條件

在數(shù)據(jù)傳送過程中,必須確認數(shù)據(jù)傳送的開始和結束。在IIC總線技術規(guī)范中,開始和結束信號(也稱啟動和停止信號)的定義如圖1所示。

圖1起始和停止信號圖

開始信號:當時鐘總線SCL為高電平時,數(shù)據(jù)線SDA由高電平向低電平跳變,開始傳送數(shù)據(jù)。

結束信號:當SCL線為高電平時,SDA線從低電平向高電平跳變,結束傳送數(shù)據(jù)。

開始和結束信號都是由主器件產(chǎn)生。在開始信號以后,總線即被認為處于忙狀態(tài),其它器件不能再產(chǎn)生開始信號。主器件在結束信號以后退出主器件角色,經(jīng)過一段時間過,總線被認為是空閑的。

(2)數(shù)據(jù)格式

IIC總線數(shù)據(jù)傳送采用時鐘脈沖逐位串行傳送方式,在SCL的低電平期間,SDA線上高、低電平能變化,在高電平期間,SDA上數(shù)據(jù)必須保護穩(wěn)定,以便接收器采樣接收,時序如圖2所示。

圖2 數(shù)據(jù)傳送時序圖

IIC總線發(fā)送器送到SDA線上的每個字節(jié)必須為8位長,傳送時高位在前,低位在后。與之對應,主器件在SCL線上產(chǎn)生8個脈沖;第9個脈沖低電平期間,發(fā)送器釋放SDA線,接收器把SDA線拉低,以給出一個接收確認位;第9個脈沖高電平期間,發(fā)送器收到這個確認位然后開始下一字節(jié)的傳送,下一個字節(jié)的第一個脈沖低電平期間接收器釋放SDA。每個字節(jié)需要9個脈沖,每次傳送的字節(jié)數(shù)是不受限制的。

IIC總線的數(shù)據(jù)傳送格式是在IIC總線開始信號后,送出的第一字節(jié)數(shù)據(jù)是用來選擇從器件地址的,其中前7位為地址碼,第8位為方向位(R/W)。方向位為“0”表示發(fā)送,即主器件把信息寫到所選擇的從器件中;方向位為“1”表示主器件將從從器件讀信息。格式如下:

開始信號后,系統(tǒng)中的各個器件將自己的地址和主器件送到總線上的地址進行比較,如果與主器件發(fā)送到總線上的地址一致,則該器件即被主器件尋址的器件,其接收信息還是發(fā)送信息則由第8位(R/W)決定。發(fā)送完第一個字節(jié)后再開始發(fā)數(shù)據(jù)信號。

(3)響應

數(shù)據(jù)傳輸必須帶響應。相關的響應時鐘脈沖由主機產(chǎn)生,當主器件發(fā)送完一字節(jié)的數(shù)據(jù)后,接著發(fā)出對應于SCL線上的一個時鐘(ACK)認可位,此時鐘內(nèi)主器件釋放SDA線,一字節(jié)傳送結束,而從器件的響應信號將SDA線拉成低電平,使SDA在該時鐘的高電平期間為穩(wěn)定的低電平。從器件的響應信號結束后,SDA線返回高電平,進入下一個傳送周期。

通常被尋址的接收器在接收到的每個字節(jié)后必須產(chǎn)生一個響應。當從機不能響應從機地址時,從機必須使數(shù)據(jù)線保持高電平,主機然后產(chǎn)生一個停止條件終止傳輸或者產(chǎn)生重復起始條件開始新的傳輸。如果從機接收器響應了從機地址但是在傳輸了一段時間后不能接收更多數(shù)據(jù)字節(jié),主機必須再一次終止傳輸。這個情況用從機在第一個字節(jié)后沒有產(chǎn)生響應來表示。從機使數(shù)據(jù)線保持高電平主機產(chǎn)生一個停止或重復起始條件。完整的數(shù)據(jù)傳送過程如圖3所示。

圖3 完整的數(shù)據(jù)傳送過程

另外,IIC總線還具有廣播呼叫地址用于尋址總線上所有器件的功能。若一個器件不需要廣播呼叫尋址中所提供的任何數(shù)據(jù),則可以忽咯該地址不作響應。如果該器件需要廣播呼叫尋址中按需提供的數(shù)據(jù),則應對地址作出響應,其表現(xiàn)為一個接收器。

三、實驗過程

根據(jù)上述的實驗原理,對DE2_TV中的IIC部分進行modelsim仿真。

1、IIC所需時鐘的仿真

FPGA作為IIC器件的主機,要產(chǎn)生IIC的工作時鐘,下面先對IIC所需的時鐘信號進行仿真。

待仿真的時鐘信號程序如下:

module I2C_Clock

(

iCLK,

iRST_N,

mI2C_CTRL_CLK,

mI2C_CLK_DIV,

mI2C_CLKO

);

input iCLK;

input iRST_N;

output mI2C_CTRL_CLK;

output mI2C_CLK_DIV;

output mI2C_CLKO;

reg mI2C_CTRL_CLK;

reg [15:0] mI2C_CLK_DIV;

reg mI2C_CLKO;

// Clock SetTIng

parameter CLK_Freq = 50000000; //??? 50 MHz

parameter I2C_Freq = 80000; //??? 40 KHz 25Us

parameter I2C_Thd = 200000; //??? 5Us 200 KHz

always@(posedge iCLK or negedge iRST_N)

begin

// 5000 TImes divide frequence of iCLK

if (!iRST_N)

begin

mI2C_CLK_DIV 《= 0;

mI2C_CLKO 《= 0;

mI2C_CTRL_CLK 《= 0;

end

else if( mI2C_CLK_DIV 《 (CLK_Freq/I2C_Freq))

begin

mI2C_CLK_DIV 《= mI2C_CLK_DIV+1;

if ((!mI2C_CTRL_CLK)&(mI2C_CLK_DIV 《 ((CLK_Freq/I2C_Freq)- (CLK_Freq/I2C_Thd))) )

mI2C_CLKO 《= 0;

else

mI2C_CLKO 《= 1;

end

else

begin

mI2C_CLK_DIV 《= 0;

mI2C_CTRL_CLK 《= ~mI2C_CTRL_CLK;

end

end

endmodule

testbench程序如下:

module I2C_Clock_tb ;

//parameter I2C_Thd = 200000 ;

//parameter I2C_Freq = 80000 ;

//parameter CLK_Freq = 50000000 ;

wire mI2C_CTRL_CLK ;

wire [15:0] mI2C_CLK_DIV ;

wire mI2C_CLKO ;

reg iRST_N ;

reg iCLK ;

I2C_Clock //#( I2C_Thd , I2C_Freq , CLK_Freq )

DUT (

.mI2C_CTRL_CLK (mI2C_CTRL_CLK ) ,

.mI2C_CLK_DIV (mI2C_CLK_DIV ) ,

.mI2C_CLKO (mI2C_CLKO ) ,

.iRST_N (iRST_N ) ,

.iCLK (iCLK ) );

iniTIal

begin

iRST_N = 0;

iCLK = 0;

#50

iRST_N = 1;

end

always

begin

#50 iCLK = ~iCLK;

end

endmodule

modelsim仿真的波形如下:

圖4 IIC內(nèi)部時鐘仿真圖

經(jīng)過計算,IIC內(nèi)部所用的時鐘頻率為40KHz。

2、IIC整體仿真

相關程序在附件中。下面是仿真波形。

圖5 IIC整體仿真波形圖

結合上述仿真波形圖和程序可以看出:

起始位:SCLK為高電平時,SDAT由高到低,指示IIC總線傳輸數(shù)據(jù)的開始;

之后,傳送一個字節(jié)的數(shù)據(jù),即4A,為從機的地址,隨后,跟了一個高電平,為應答位;

之后,傳送一個字節(jié)的數(shù)據(jù),即01,為從機地址的子地址,隨后,跟了一個高電平,為應答位;

之后,傳送一個字節(jié)的數(shù)據(jù),即08,為上面子地址寄存器配置的數(shù)據(jù),隨后,跟了一個高電平,為應答位;

最后,為停止位,SCLK為高電平時,SDAT由低到高,指示該次IIC總線傳輸數(shù)據(jù)的結束。

由仿真結果可知,當傳送完一個字節(jié)后,SDAT為一個脈沖的高電平,而不是從器件先將SDAT拉低再拉高,這樣也是可以的。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉