www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 電源 > 數(shù)字電源
[導(dǎo)讀]前言  現(xiàn)場可編程門陣列(FPGA)是近幾年來出現(xiàn)并被廣泛應(yīng)用的大規(guī)模集成電路器件,它的特點是直接面向用戶,具有極大的靈活性和通用性使用方便,硬件測試和實現(xiàn)快捷,開發(fā)效率高,成本低,上市時間短,技術(shù)維護(hù)簡單

前言

  現(xiàn)場可編程門陣列(FPGA)是近幾年來出現(xiàn)并被廣泛應(yīng)用的大規(guī)模集成電路器件,它的特點是直接面向用戶,具有極大的靈活性和通用性使用方便,硬件測試和實現(xiàn)快捷,開發(fā)效率高,成本低,上市時間短,技術(shù)維護(hù)簡單,工作可靠性好等。
 

  硬件描述語言(VHDL)是用來描述硬件電路的功能,信號連接關(guān)系及時序關(guān)系的高級硬件編程語言,設(shè)計者可根據(jù)VHDL語言法則,對系統(tǒng)的邏輯進(jìn)行行為描述,然后通過綜合工具進(jìn)行電路結(jié)構(gòu)的綜合、編譯、優(yōu)化,用仿真工具進(jìn)行邏輯功能仿真和系統(tǒng)時序仿真,可在短時間內(nèi)設(shè)計出高效、穩(wěn)定、符合設(shè)計要求的大規(guī)?;虺笠?guī)模的集成電路。

  該處理器采用了TOP—DOWN的層次網(wǎng)絡(luò)模塊化設(shè)計方法,用VHDL描述了嵌入式PLC的CPU的主要邏輯功能,考慮到嵌入式CPU結(jié)構(gòu)的復(fù)雜性和設(shè)計的可擴(kuò)展性,在頂層設(shè)計中采用了原理圖的方法,通過VHDL對每個單元模塊進(jìn)行了仿真和綜合,然后將綜合生成的各個模塊連接起來,組成了一個整體

  1 系統(tǒng)設(shè)計

  1.1 系統(tǒng)的功能

  該PLC主要是用來與DSP共同實現(xiàn)數(shù)控機(jī)床中的部分操作,它主要執(zhí)行一些輔助的邏輯控制。它的主要任務(wù)如下:

  (1)接收從DSP發(fā)送過來的指令字,并將其進(jìn)行譯碼轉(zhuǎn)換成相應(yīng)的命令信號,從而執(zhí)行相應(yīng)的操作;(2)接收操作面板上的按鍵信號,并響應(yīng)相應(yīng)的操作;(3)給DSP發(fā)送應(yīng)答信號以及狀態(tài)信息;(4)將處理的結(jié)果輸出到面板上以驅(qū)動相應(yīng)的繼電器。

  1.2 系統(tǒng)的組成部分

  該系統(tǒng)的核心組成部分是由控制器、運算器以及I/0端口構(gòu)成,如圖1所示。

  

 


  控制器:控制器是由程序計數(shù)器、指令寄存器、指令譯碼器、時序產(chǎn)生器和操作控制器等組成,它是發(fā)布命令的“決策機(jī)構(gòu)”。運算器:運算器由算術(shù)邏輯單元、暫存器以及數(shù)據(jù)緩沖器等組成,它是數(shù)據(jù)的加工處理部件。

  I/0端口該PLC的I/O點數(shù)為l0點輸入和8點輸出。每個端口由輸入寄存器以及相應(yīng)的端口控制部分組成。

  2 系統(tǒng)的FPGA實現(xiàn)

  2.1 控制器

  控制器的形式主要有組合邏輯控制器和微程序控制器兩種,與組合邏輯控制器相比較,微程序控制器具有規(guī)整性、靈活性、可維護(hù)性等一系列優(yōu)點 ,在計算機(jī)的設(shè)計中使用比較普遍,本控制器的設(shè)計采用的也是微程序控制器。微程序控制的基本思想,就是仿照通常的解題程序的方法,把操作控制信號編成所謂的“微指令”,存放到一個只讀存儲器里。當(dāng)機(jī)器運行時,一條又一條地讀出這些微指令,從而產(chǎn)生全機(jī)所需要的各種操作控制信號,使相應(yīng)部件執(zhí)行所規(guī)定的操作 。

  微程序控制器主要由控制存儲器(CM),微地址產(chǎn)生邏輯,微地址寄存器(uAR),微指令寄存器(ulR)等組成。

  (1)機(jī)器指令與微程序。該處理器選取了PLC指令系統(tǒng)中的十條基本指令如表1所示,指令采用十位二進(jìn)制編碼格式。

  第9~6位是四位指令的操作碼字段;第5位是標(biāo)志位,用來判斷該指令有無操作數(shù)(1一有操作數(shù),0一無操作數(shù));第4~0位是操作數(shù)字段。

  表中每條機(jī)器指令對應(yīng)一段微程序,一段微程序包含若干條微指令,微程序的設(shè)計就具體地可落實到微指令的設(shè)計 ,微指令中的控制字段作為控制命令控制計算機(jī)的操作,控制字段給出的微命令應(yīng)包含計算機(jī)操作的所有微命令,對微命令給出和表示的方法與所采用的編碼方式有關(guān),常用的微命令表示方法有直接表示法、編碼表示法、和混合表示法,該設(shè)計采用的是將直接表示法和編碼表示法混合使用的混合表示法。

 

 

 


  該系統(tǒng)中的每條微指令為32位,其中低5位為下地址字段,直接送給微地址寄存器,第5~7位為測試字段,送到微地址產(chǎn)生邏輯電路里面以控制微地址的產(chǎn)生,其余位為用來產(chǎn)生各種微命令的控制字段。[!--empirenews.page--](2)控制存儲器??刂拼鎯ζ髦写娣诺氖歉髦噶钏鶎?yīng)的微程序,它可以用FPGA中的LPM—ROM模塊來實現(xiàn),如圖2所示。Clock為同步時鐘信號,address為5位的地址值,q為32位的微指令,當(dāng)clock上升沿到來時,rom就把a(bǔ)ddress所對應(yīng)的地址中的值輸出給q。

  

 

 


  (3)微地址產(chǎn)生邏輯。微地址產(chǎn)生邏輯主要是根據(jù)微指令中的測試位及其他相關(guān)的條件來控制微地址的產(chǎn)生,它是根據(jù)一定的邏輯功能用VHDL語言編寫的,并且經(jīng)過編譯和綜合后生成的模塊,如圖3所示。

 

 

 

  其中,clk為同步時鐘信號,rst為復(fù)位信號,q為輸出的5位微地址值。其控制流程如下:

  (1)系統(tǒng)啟動時,給出一個rst=1的復(fù)位信號,q端便輸出“00010”,為輸入掃描微程序的入口地址;(2)對應(yīng)的微指令就從控存中輸出,然后該微指令中的5位下地址字段直接輸入到din端,3位測試位輸入到m端;(3)如果m=“000”,則q端輸出的地址值直接加1,且返回(2)繼續(xù)執(zhí)行;否則,執(zhí)行下一步;(4)如果m=“001”,則看i端輸入的用戶程序指令來判斷是否需要取數(shù)操作,如果需要,則q端輸出各個取數(shù)微程序的入口地址;如果不需要,則q端根據(jù)i的操作碼輸出相應(yīng)指令的微程序入口地址,且返回(2)繼續(xù)執(zhí)行;否則,執(zhí)行下一步;(5)如果m=“010”,q端直接輸出din的地址值,且返回(2)繼續(xù)執(zhí)行;否則,執(zhí)行下一步;(6)如果m=“011”,則q端根據(jù)i的操作碼輸出相應(yīng)指令的微程序人口地址,且返回(2)繼續(xù)執(zhí)行。

  2.2 運算器

  運算器是用來對輸入的數(shù)據(jù)進(jìn)行算術(shù)和邏輯運算的部件 ,該ALU具有三輸入和兩輸出,d1和d2是參與邏輯運算的兩個位數(shù)據(jù),其中dl來自外部的取數(shù),d2來自輸出暫存器s,sel是指令的操作碼。result是運算后的結(jié)果,輸出后送給了暫存器S,q用來啟動定時器,如圖4所示。

  

 


  2 3 RAM 圖4 運算器原理圖

  RAM用來存儲用戶程序,它可以用FPGA中的LPM—RAM—DQ模塊來實現(xiàn)。其中,wren是讀寫控制端,當(dāng)wren=0時為讀允許,這時在同步時鐘clock的上升到來時沿將address所對應(yīng)的地址中的內(nèi)容給輸出端q;當(dāng)wren=1時為寫允許,這時在同步時鐘clock的上升沿到來時將data端的數(shù)據(jù)寫入到address所指明的地址中,如圖5所示。

  

 [!--empirenews.page--]3 仿真與分析

  為了測試指令的運行情況,本文在最后給出了一段基于Quartus II的程序仿真。

 

 

 

  仿真時給出了10位輸入數(shù)據(jù)indata=”1 1 10000101”,10.0~10.4分別對應(yīng)著該數(shù)據(jù)的第0位~第4位,同樣QO.o和Qo.1分別對應(yīng)著輸出端子的第。位和第1位。

  仿真結(jié)果的圖6中:T1,T2,T3,T4為4個時鐘節(jié)拍信號,out0和out1分別對應(yīng)著輸出端子Qo.o和Qo.1,因為IO.o和IO.2為1,IO.3和IO.4都為o,因此程序運行的最后結(jié)果應(yīng)該是QO.o和Q0.1都為1,并且從圖6可以看出,仿真結(jié)果與此相同,程序運行正確,說明所設(shè)計的微處理器及其指令正確可靠。

  

 


  4 結(jié)束語

  本文所設(shè)計的PLC微處理器具有很強(qiáng)的可修改性和可移植性,并且優(yōu)化升級也很方便,可以根據(jù)特定的需要方便地增刪指令和I/O端口的數(shù)量,這比傳統(tǒng)的PLC具有更大的靈活性。另外,由于FPGA具有很高的密度,能夠集成很大的系統(tǒng) ,因而極大地提高了系統(tǒng)的可靠性。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團(tuán))股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉