三種不同的時(shí)序邏輯電路圖
什么是時(shí)序邏輯電路
在數(shù)字電路中,凡是任一時(shí)刻的穩(wěn)定輸出不僅決定于該時(shí)刻的輸入,而且還和電路原來(lái)狀態(tài)有關(guān)者都叫時(shí)序邏輯電路。時(shí)序邏輯電路結(jié)構(gòu)示意圖如圖2-41所示。時(shí)序邏輯電路的狀態(tài)是靠具有存儲(chǔ)功能的觸發(fā)器所組成的存儲(chǔ)電路來(lái)記憶和表征的。
時(shí)序邏輯電路的設(shè)計(jì)(一)
下圖的時(shí)序邏輯電路是:設(shè)計(jì)一個(gè)串行數(shù)據(jù)檢測(cè)器,對(duì)它的要求是:連續(xù)輸入3個(gè)或3個(gè)以上的1時(shí)輸出為1,其他輸入情況下輸出為0。
時(shí)序邏輯電路的設(shè)計(jì)(二)
下圖的時(shí)序邏輯電路是:試用JK觸發(fā)器和門(mén)電路設(shè)計(jì)一個(gè)同步七進(jìn)制計(jì)數(shù)器
時(shí)序邏輯電路的設(shè)計(jì)(三)
下圖的時(shí)序邏輯電路是:設(shè)計(jì)一“011”序列檢測(cè)器,每當(dāng)輸入011碼時(shí),對(duì)應(yīng)最后一個(gè)1,電路輸出為1