www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 嵌入式 > 嵌入式微處理器
[導(dǎo)讀][導(dǎo)讀] 基于FPGA的SOC在嵌入式系統(tǒng)應(yīng)用越來越廣了,往往一個復(fù)雜系統(tǒng)使用一個單芯片基于FPGA的SOC就搞定了。比較流行的方案主要有Altera/xilinx兩家的方案。要用這樣的方案,首要需要掌握的是硬件描述語言。 最為流行的硬件描述語言有兩種Verilog HDL/VHDL,

[導(dǎo)讀] 基于FPGA的SOC在嵌入式系統(tǒng)應(yīng)用越來越廣了,往往一個復(fù)雜系統(tǒng)使用一個單芯片基于FPGA的SOC就搞定了。比較流行的方案主要有Altera/xilinx兩家的方案。要用這樣的方案,首要需要掌握的是硬件描述語言。 最為流行的硬件描述語言有兩種Verilog HDL/VHDL,均為IEEE標(biāo)準(zhǔn)。 Verilog HDL具有C語言基礎(chǔ)就很容易上手,而VHDL語言則需要Ada編程基礎(chǔ)。 另外 Verilog HDL 語言具有大量成熟的模塊,從某種角度說Verilog HDL更具生命力。
本文整理了一下Verilog HDL語言技術(shù)要點,并分享給大家。 如發(fā)現(xiàn)有錯誤,歡迎留言指正。

Verilog HDL能干啥?

Verilog HDL的特點:

  • 可描述順序執(zhí)行或并行執(zhí)行的程序結(jié)構(gòu)
  • 用延遲表達(dá)式或事件表達(dá)式來明確地控制過程的啟動時間
  • 通過命令的事件來觸發(fā)其他過程的激活行為或停止行為
  • 提供了條件/循環(huán)等邏輯控制結(jié)構(gòu)
  • 提供了可帶參數(shù)且非零延續(xù)時間的任務(wù)程序機(jī)構(gòu)
  • 提供了用于建立表達(dá)式的算術(shù)運算符、邏輯運算符和位運算符
  • 實現(xiàn)了完整的表示組合邏輯基本元件的原語
  • 提供了雙向通路和電阻器的描述
  • 可建立MOS器件的電荷分享和衰減模型
  • 可通過結(jié)構(gòu)性語句精確地建立信號模型

在學(xué)習(xí)Verilog HDL之前,先明確一下FPGA的設(shè)計抽象層次:



基本程序結(jié)構(gòu)

module module_name(port_list)
    //聲明各種變量、信號
    reg  //寄存器
    wire //線網(wǎng)
    parameter //參數(shù)
    input  //輸入信號
    output //輸出信號
    inout  //輸入輸出信號
    function //函數(shù)
    task     //任務(wù)
    ....
        
    //程序代碼
    initial assignment
    always assignment
    module assignment
    gate   assignment
    UDP    assignment
    continous assignment
endmodule

啟示:描述的是模塊,其本質(zhì)是數(shù)字電路:

  • 組合邏輯電路模塊:組合邏輯電路的特點是輸入的變化直接反映了輸出的變化,其輸出的狀態(tài)僅取決于輸入的當(dāng)前的狀態(tài),與輸入、輸出的原始狀態(tài)無關(guān)。

  • 時序邏輯電路模塊:時序電路具有記憶功能。時序電路的特點是:輸出不僅取決于當(dāng)時的輸入值,而且還與電路過去的狀態(tài)有關(guān)。時序邏輯電路又稱時序電路,主要由存儲電路和組合邏輯電路兩部分組成。

數(shù)據(jù)類型及運算符

變量名

變量名類似C語言,以一組字母、數(shù)字、下劃線和$符號的組合,且首字符須為字母或者下劃線。如

input ctrl_1;

數(shù)據(jù)類型

將四種基本數(shù)據(jù)類型整理成一張導(dǎo)圖:



其中須注意的是,對于memory型存儲單元進(jìn)行讀寫,須指定地址,如:

reg[15:0] addr; //定義addr為16位位寬的存儲器變量
addr = 1;       //ok

reg addr[15:0]; //定義addr為1位位寬的16個存儲器變量
addr    = 1;    //錯誤
addr[0] = 1;    //正確

//又如:
reg[15:0] addr[3:1]; //定義3個位寬為16位存儲器
addr[1] = 16'h0      //16'指定位寬,h 表示16進(jìn)制,0
addr[2] = 16'b011    //b表示二進(jìn)制

對于parameter變量的實用價值可讀性比較好理解,那么可維護(hù)性怎么體現(xiàn)呢?

熟悉C語言編程的,聯(lián)想一下宏,如果宏變了,有宏的地方全替換,這里parameter變量作用類似,如:

module Decode(A,F); 
parameter  Width=1, Polarity=1
…………… 
endmodule 
module  Top; 
wire[3:0] A4; 
wire[4:0] A5; 
wire[15:0] F16; 
wire[31:0] F32; 
Decode  #(4,0)  D1(A4,F16)
Decode  #(5)    D2(A5,F32)
Endmodule 

常量

parameter定義常量,那么對于常數(shù),整型常量即整常數(shù)有以下四種進(jìn)制表示形式:

  1. 二進(jìn)制整數(shù)(b或B)
  2. 十進(jìn)制整數(shù)(d或D)
  3. 十六進(jìn)制整數(shù)(h或H)
  4. 八進(jìn)制整數(shù)(o或O)

數(shù)字表達(dá)方式有以下三種:

  1. <位寬><進(jìn)制><數(shù)字>這是一種全面的描述方式。
  2. <進(jìn)制><數(shù)字>在這種描述方式中,數(shù)字的位寬采用缺省位寬(這由具體的機(jī)器系統(tǒng)決定,但至少32位)。
  3. <數(shù)字>在這種描述方式中,采用缺省進(jìn)制十進(jìn)制。

x和z值

在數(shù)字電路中,x代表不定值,z代表高阻值。不確定是啥?高阻又是啥?記住verilog描述的數(shù)字電路,那么對于一個模塊的I/O就有可能是高阻,或者狀態(tài)不確定。

負(fù)數(shù):

一個數(shù)字可以被定義為負(fù)數(shù),只需在位寬表達(dá)式前加一個減號,減號必須寫在數(shù)字定義表達(dá)式的最前面。注意減號不可以放在位寬和進(jìn)制之間也不可以放在進(jìn)制和具體的數(shù)之間。

-8'd7  //-號直接放在最前面
8'
d-7  //這樣則不正確

實數(shù)

實數(shù)可用十進(jìn)制方式表述或者科學(xué)計數(shù)法描述,如:

//十進(jìn)制表示
1.0
20.234
//科學(xué)計數(shù)法表示
6e-4

模塊端口

  • input:模塊從外界讀取數(shù)據(jù)的接口,在模塊內(nèi) 可讀不可寫
  • output:模塊向外部輸出數(shù)據(jù)的接口,模塊內(nèi)部 可寫不可讀
  • inout:可讀寫數(shù)據(jù),數(shù)據(jù)雙向流動。

學(xué)習(xí)硬件描述語言,一定要時刻記住,這是描述的是電路,風(fēng)格類C,但不是C!

表達(dá)式及運算符

和C語言類似,運算符也有三種:

  • 單目運算符(unary operator):可以帶一個操作數(shù),操作數(shù)放在運算符的右邊。
  • 二目運算符(binary operator):可以帶二個操作數(shù),操作數(shù)放在運算符的兩邊。
  • 三目運算符(ternary operator):可以帶三個操作,這三個操作數(shù)用三目運算符分隔開。

對于運算符,整理了一張導(dǎo)圖:



大部分與C語言類似,除了等式運算符、位拼接運算符、縮減運算符,這里放點例子方便理解:

//縮減運算符
reg [3:0] B; 
reg C; 
C = &B; 
//相當(dāng)于: 
C =( (B[0]&B[1]) & B[2] ) & B[3]; 
//位拼接運算符
{a,b[3:0],w,3’b101}
//相當(dāng)于: 
{a,b[3],b[2],b[1],b[0],w,1’b1,1’b0,1’b1} 

運算符優(yōu)先級

賦值語句

  • 非阻塞(Non_Blocking)賦值方式, 如 b <= a; 加粗是非阻塞的含義
    • 塊結(jié)束后才完成賦值操作。
    • b的值并不是立刻就改變的。
    • 這是一種比較常用的賦值方法。
  • 阻塞(Blocking)賦值方式,如 b = a;
    • 賦值語句執(zhí)行完后,塊才結(jié)束。
    • b的值在賦值語句執(zhí)行完后立刻就改變的。
    • 可能會產(chǎn)生意想不到的結(jié)果。

塊語句

塊語句有兩種,一種是begin_end語句,通常用來標(biāo)識順序執(zhí)行的語句,用它來標(biāo)識的塊稱為順序塊。一種是 fork_join語句,通常用來標(biāo)識并行執(zhí)行的語句,用它來標(biāo)識的塊稱為并行塊。

順序塊

  • 塊內(nèi)的語句是按順序執(zhí)行的,即只有上面一條語句執(zhí)行完后下面的語句才能執(zhí)行。
  • 每條語句的延遲時間是相對于前一條語句的仿真時間而言的。
  • 直到最后一條語句執(zhí)行完,程序流程控制才跳出該語句塊。
begin 
    語句1
    語句2
    ...... 
    語句n; 
end 

并行塊

  • 塊內(nèi)語句是同時執(zhí)行的,即程序流程控制一進(jìn)入到該并行塊,塊內(nèi)語句則開始同時并行地執(zhí)行。
  • 塊內(nèi)每條語句的延遲時間是相對于程序流程控制進(jìn)入到塊內(nèi)時的仿真時間的。
  • 延遲時間是用來給賦值語句提供執(zhí)行時序的。
  • 當(dāng)按時間時序排序在最后的語句執(zhí)行完后或一個disable語句執(zhí)行時,程序流程控制跳出該程序塊。
fork 
    語句1
    語句2
    ....... 
    語句n; 
join 

流控語句

流控語句風(fēng)格與C語言類似,僅僅需要注意的有下面幾點:

  • if 語句別忘了考慮else的情況,如忘了處置則最終硬件會最終產(chǎn)生意想不到的后果
  • 多條語句在條件內(nèi)部需要用begin/end對包起來。
  • case語句與C語言也有default分支,實際使用注意處置default分支

結(jié)構(gòu)說明語句

Verilog語言中的任何過程模塊都從屬于以下四種結(jié)構(gòu)的說明語句:

  • initial說明語句:只執(zhí)行一次
  • always說明語句 :是不斷地重復(fù)執(zhí)行
  • task說明語句
  • function說明語句

對于task/function的不同點,使用時需要注意:

  • 函數(shù)只能與主模塊共用同一個仿真時間單位,而任務(wù)可以定義自己的仿真時間單位。函數(shù)的定義不能包含有任何的時間控制語句,即任何用#、@、或wait來標(biāo)識的語句。
  • 函數(shù)不能啟動任務(wù),而任務(wù)能啟動其它任務(wù)和函數(shù)。
  • 函數(shù)至少要有一個輸入變量,而任務(wù)可以沒有或有多個任何類型的變量。
  • 函數(shù)返回一個值,而任務(wù)則不返回值。
  • 函數(shù)的目的是通過返回一個值來響應(yīng)輸入信號的值。任務(wù)卻能支持多種目的,能計算多個結(jié)果值,這些結(jié)果值只能通過被調(diào)用的任務(wù)的輸出或總線端口送出
  • 在函數(shù)的定義中必須有一條賦值語句給函數(shù)中的一個內(nèi)部變量賦以函數(shù)的結(jié)果值,該內(nèi) 部變量具有和函數(shù)名相同的名字。

系統(tǒng)函數(shù)和任務(wù)

在Verilog HDL語言中每個系統(tǒng)函數(shù)和任務(wù)前面都用一個標(biāo)識符$來加以確認(rèn),有這些系統(tǒng)函數(shù)和任務(wù)。

rtoi, setup, skew, setuphold, strobe, time, timefoemat, width, write, $recovery,

按字面意思理解,需要用到時查詢手冊即可。

編譯預(yù)處理

宏定義 `define

用法:

`define 標(biāo)識符(宏名) 字符串(宏內(nèi)容)

如:

//類似C宏替換
`define signal hello 

與C語言宏類似,除了關(guān)鍵字不一樣,也支持嵌套。組成宏內(nèi)容的字符串不能夠被以下的語句記號分隔開的,下面幾點需要注意:

  • 注釋行

  • 數(shù)字

  • 字符串

  • 確認(rèn)符

  • 關(guān)鍵詞

  • 雙目和三目字符運算符

“文件包含”處理`include

用法:`include “文件名”

四點說明:

  • 一個`include命令只能指定一個被包含的文件,如果要包含n個文件,要用n個`include命令。注意下面的寫法是非法的`include"aaa.v""bbb.v"
  • `include命令可以出現(xiàn)在Verilog HDL源程序的任何地方,被包含文件名可以是相對路徑名,也可以是絕對路徑名。例如:'include"parts/count.v"
  • 可以將多個`include命令寫在一行,在`include命令行,只可以出空格和注釋行。
  • 如果文件1包含文件2,而文件2要用到文件3的內(nèi)容,則可以在文件1用兩個`include命令分別包含文件2和文件3,而且文件3應(yīng)出現(xiàn)在文件2之前

時間尺度 `timescale

`timescale命令用來說明跟在該命令后的模塊的時間單位和時間精度。使用`timescale命令可以在同一個設(shè)計里包含采用了不同的時間單位的模塊。用法:

`timescale<時間單位>/<時間精度>

//模塊中所有的時間值都表示是1ns的整數(shù)倍
//1ns/ps:1納秒/脈沖 
`timescale  1ns/1ps 

注意:如果在同一個設(shè)計里,多個模塊中用到的時間單位不同,需要用到以下的時間結(jié)構(gòu):

  • 用`timescale命令來聲明本模塊中所用到的時間單位和時間精度。
  • 用系統(tǒng)任務(wù)$printtimescale來輸出顯示一個模塊的時間單位和時間精度。
  • 用系統(tǒng)函數(shù) realtime及%t格式聲明來輸出顯示EDA工具記錄的時間信息。

條件編譯命令

`ifdef、`else、`endif

這與C語言用法類似,這里就不贅述了。

總結(jié)一下

Verilog HDL的語法與C語言的語法類似,但是一定要意識到Verilog HDL描述的是電路,光有代碼還不夠,器件可能運行的結(jié)果并不是代碼想要的效果。另外要注意理解并行的概念,這里的并行是硬件在時鐘驅(qū)動真的同時按照所設(shè)計的邏輯運行。一些重要的概念:

  • 阻塞〔Blocking〕和非阻塞〔Non-Blocking〕賦值的不同
  • 順序塊和并行塊的不同
  • 塊與塊之間的并行執(zhí)行的概念;
  • task和function的概念。

那么最好的學(xué)習(xí)辦法是什么呢?寫代碼、仿真、綜合、優(yōu)化布局布線,挖坑、踩坑、填坑,在錯誤中總結(jié),漸進(jìn)明晰、不斷實踐總結(jié)。

本文授權(quán)轉(zhuǎn)載自公眾號“嵌入式客?!?/span>,作者逸珺


-END-



推薦閱讀



【01】圖文并茂,一次搞定C語言結(jié)構(gòu)體內(nèi)存對齊?。ò暾创a)
【02】程序又被人白嫖了!你的MCU加密了嗎?
【03】一個動畫讓你看懂戴森里面的直流無刷電機(jī)!
【04】呵呵,一個Bug你改了兩天,真有這么難嗎?
【05】后MATLAB時代的七種開源替代,一種堪稱完美!


免責(zé)聲明:整理文章為傳播相關(guān)技術(shù),版權(quán)歸原作者所有,如有侵權(quán),請聯(lián)系刪除

免責(zé)聲明:本文內(nèi)容由21ic獲得授權(quán)后發(fā)布,版權(quán)歸原作者所有,本平臺僅提供信息存儲服務(wù)。文章僅代表作者個人觀點,不代表本平臺立場,如有問題,請聯(lián)系我們,謝謝!

嵌入式ARM

掃描二維碼,關(guān)注更多精彩內(nèi)容

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

LED驅(qū)動電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關(guān)鍵字: 驅(qū)動電源

在工業(yè)自動化蓬勃發(fā)展的當(dāng)下,工業(yè)電機(jī)作為核心動力設(shè)備,其驅(qū)動電源的性能直接關(guān)系到整個系統(tǒng)的穩(wěn)定性和可靠性。其中,反電動勢抑制與過流保護(hù)是驅(qū)動電源設(shè)計中至關(guān)重要的兩個環(huán)節(jié),集成化方案的設(shè)計成為提升電機(jī)驅(qū)動性能的關(guān)鍵。

關(guān)鍵字: 工業(yè)電機(jī) 驅(qū)動電源

LED 驅(qū)動電源作為 LED 照明系統(tǒng)的 “心臟”,其穩(wěn)定性直接決定了整個照明設(shè)備的使用壽命。然而,在實際應(yīng)用中,LED 驅(qū)動電源易損壞的問題卻十分常見,不僅增加了維護(hù)成本,還影響了用戶體驗。要解決這一問題,需從設(shè)計、生...

關(guān)鍵字: 驅(qū)動電源 照明系統(tǒng) 散熱

根據(jù)LED驅(qū)動電源的公式,電感內(nèi)電流波動大小和電感值成反比,輸出紋波和輸出電容值成反比。所以加大電感值和輸出電容值可以減小紋波。

關(guān)鍵字: LED 設(shè)計 驅(qū)動電源

電動汽車(EV)作為新能源汽車的重要代表,正逐漸成為全球汽車產(chǎn)業(yè)的重要發(fā)展方向。電動汽車的核心技術(shù)之一是電機(jī)驅(qū)動控制系統(tǒng),而絕緣柵雙極型晶體管(IGBT)作為電機(jī)驅(qū)動系統(tǒng)中的關(guān)鍵元件,其性能直接影響到電動汽車的動力性能和...

關(guān)鍵字: 電動汽車 新能源 驅(qū)動電源

在現(xiàn)代城市建設(shè)中,街道及停車場照明作為基礎(chǔ)設(shè)施的重要組成部分,其質(zhì)量和效率直接關(guān)系到城市的公共安全、居民生活質(zhì)量和能源利用效率。隨著科技的進(jìn)步,高亮度白光發(fā)光二極管(LED)因其獨特的優(yōu)勢逐漸取代傳統(tǒng)光源,成為大功率區(qū)域...

關(guān)鍵字: 發(fā)光二極管 驅(qū)動電源 LED

LED通用照明設(shè)計工程師會遇到許多挑戰(zhàn),如功率密度、功率因數(shù)校正(PFC)、空間受限和可靠性等。

關(guān)鍵字: LED 驅(qū)動電源 功率因數(shù)校正

在LED照明技術(shù)日益普及的今天,LED驅(qū)動電源的電磁干擾(EMI)問題成為了一個不可忽視的挑戰(zhàn)。電磁干擾不僅會影響LED燈具的正常工作,還可能對周圍電子設(shè)備造成不利影響,甚至引發(fā)系統(tǒng)故障。因此,采取有效的硬件措施來解決L...

關(guān)鍵字: LED照明技術(shù) 電磁干擾 驅(qū)動電源

開關(guān)電源具有效率高的特性,而且開關(guān)電源的變壓器體積比串聯(lián)穩(wěn)壓型電源的要小得多,電源電路比較整潔,整機(jī)重量也有所下降,所以,現(xiàn)在的LED驅(qū)動電源

關(guān)鍵字: LED 驅(qū)動電源 開關(guān)電源

LED驅(qū)動電源是把電源供應(yīng)轉(zhuǎn)換為特定的電壓電流以驅(qū)動LED發(fā)光的電壓轉(zhuǎn)換器,通常情況下:LED驅(qū)動電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關(guān)鍵字: LED 隧道燈 驅(qū)動電源
關(guān)閉