www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 測試測量 > 測試測量
[導讀]DDR內存已成為系統(tǒng)DRAM的主要技術,而DDR系統(tǒng)的驗證則是新的數字系統(tǒng)設計最具挑戰(zhàn)性且費時的工作之一。邏輯分析儀是協助工程師驗證這些系統(tǒng)的重要工具,但在成本與空間的限制下,邏輯分析儀探測技術變成了一個值得深

DDR內存已成為系統(tǒng)DRAM的主要技術,而DDR系統(tǒng)的驗證則是新的數字系統(tǒng)設計最具挑戰(zhàn)性且費時的工作之一。邏輯分析儀是協助工程師驗證這些系統(tǒng)的重要工具,但在成本與空間的限制下,邏輯分析儀探測技術變成了一個值得深思的問題。

理想上,DDR的可測試性應成為最終設計的一部份,以利于在測試臺進行系統(tǒng)的驗證,因為在整個產品生命周期中的工程設計與委外代工都會增加成本。然而礙于邏輯分析儀探測點的電氣負載與空間需求,這種作法直到今天仍不可行。新的免接頭式邏輯分析儀探測技術使DDR可測試性得以結合到產品的最初與最終階段,對成本、電路板空間或信號完整性的影響十分有限。

免接頭式探測技術

最近,一些邏輯分析儀廠商推出了一種新的"免接頭式"(Connector-Less)測試探棒,它們采用壓縮互連(compression interconnect)技術,省去了在目標上使用接頭的不便。取代接頭的是置于代測電路板上的小著陸焊墊(landing pads),測試探棒的電氣互連會被壓縮到這些焊墊上,以構成電氣接點。拿掉占面積的接頭,意謂著結合邏輯分析儀可測試性只需要用到最小的空間。此外,不使用接頭也能減少測試探棒的總負載。較低的測試探棒電氣負載(< 0.7 pF),表示當連接測試探棒時,信號不會受到電氣的干擾。而且,由于代測電路板上面并未留有接頭,所以在未連接測試探棒時,只剩下著陸焊墊,而這些焊墊的負載非常的小(~80fF)?,F在,將邏輯分析儀的測試點放入最終的生產設計中已是實際可行的作法。

DDR系統(tǒng)

DDR內存最常見的一種實作方式,就是使用插座式的DIMM或SO-DIMM。工程師將多個184接腳的DIMM并排放置,并且共享內存總線來提高儲存容量。這種實作方式具備了彈性擴充的好處,因而廣泛應用于計算機系統(tǒng)中。此種實作方式看似簡單,實際上系統(tǒng)工程師必須解決許多問題與限制。

第一個問題是空間。電路板的空間是有限的,因此內存系統(tǒng)的實作應盡可能占用較小的空間。

第二個重要的限制是成本。成本的主要影響在于必須減少代測電路板上的層數。許多DDR系統(tǒng)都是在4層PCB板上實作,而它們只有2個信號層。雖然DDR插座是針對這類路由來做腳位安排,但要容納DDR系統(tǒng)也需要的各種電路其實是一大挑戰(zhàn)。

信號完整性是工程師必須面對的另一個問題。少量的信號與高資料速率,使DDR系統(tǒng)的實作變得非常困難。再加上只有2個路由層及系統(tǒng)必須盡可能縮小的額外限制,造成設計超出邊限的情況將會持續(xù)出現。

最后但很重要的一個問題就是可測試性。工程師在面對以上所有的限制之后,系統(tǒng)中通常已經沒有太大的空間可以結合可測試性了,然而可測試性卻是產品驗證與快速上市的關鍵。更糟的是,在產品生命周期中經常會變更設計或進行昂貴的工程。當產品在生產過程中有所變更時,必須有一個快速而可靠的方法來驗證這些變更是否改變了設計的原始功能?;陔姎庳撦d與空間/路由的需求,直到今天仍無法在生產設計中加入可測試性?,F在,免接頭式邏輯分析儀探測技術讓一切都改觀了。

使用免接頭式探測技術來執(zhí)行DDR驗證

免接頭式邏輯分析儀測試探棒非常適合用于DDR系統(tǒng)的除錯,主要的理由包括占位面積小、連接時的負載低、不連接時的負載幾乎微不足道、以及flow-through routing(布線穿透)能力。為說明這類探測技術的能力與多元性,當配備如安捷倫科技的Soft Touch等免接頭式測試探棒時,可以考慮以下的內存系統(tǒng)。

下圖是一個使用4插座、184接腳DIMM的DDR系統(tǒng)之布局范例。這個系統(tǒng)利用位于終端之間的免接頭式測試探棒(mid-bus探測)來作2個阻抗匹配。這個圖顯示了所有2x信號(資料和stbs)的上方路由,而1x信號(地址和控制)則是在電路板底部以類似的方式傳送。每根Soft Touch測試探棒所占的面積包含了34個頻道的可測試性。要測試DDR系統(tǒng)中的2x資料,需要3個占位面積。PCB底部包含2個Soft Touch占位面積,可測試所有的1x DDR信號。為了解免接頭式測試探棒的能力,必須探討對系統(tǒng)所造成的額外影響。

 

<center>

 

圖1. DDR系統(tǒng)的Soft Touch探測技術之布局范例(只顯示上方的2x數據)

空間的影響

增加免接頭式測試探棒的占位面積,會使內存系統(tǒng)所需的空間在X軸多出0.39英吋。換句話說,負載終端電阻的位置必須離最后一個DIMM插座0.39英吋。如果量測內存系統(tǒng)從最左邊驅動器IC所產生的電路板trace到負載終端電阻最右邊的相對大小,可以發(fā)現使用免接頭測試探棒所增加的空間小于10%。

免 接頭式測試探棒另一個值得贊賞的優(yōu)點,就是flow-through routing能力。邏輯分析儀測試探棒的占位面積與腳位安排,使信號能夠橫跨各個測試點而不必改變層。也就是說在DDR系統(tǒng)中,不需要使用額外的層來結合邏輯分析儀可測試性。這對于在4層電路板上實作的系統(tǒng)非常重要。

電氣的影響在上面的范例中,額外的可測試性降低了系統(tǒng)的信號完整性。在權衡可測試性與縮小邊限兩者的重要性時,這個問題轉變成"邊限縮小的程度有多大?",對這類微導片電路板trace而言,其相當于~3pF/inch的電容。為檢視邏輯分析儀測試探棒所導致的額外負載,請考慮連接測試探棒與未連接測試探棒兩種情況。W典型的4層DDR系統(tǒng)在 PCB的外層使用0.005英吋的電路板trace寬度。這些層均設計成50

CASE 1:當連接測試探棒時

可測試性所造成的額外電路板trace = 0.390"

電路板trace的寄生電容 = (0.390") * (3pF/inch) = 1.17pF

額外的測試探棒電容 = 0.7pF (附注:含焊墊)

可測試性所造成的額外總電容 = 1.17pF + 0.7pF = 1.87pF

CASE 2:當未連接測試探棒時

可測試性所造成的額外電路板trace = 0.390"

電路板trace的寄生電容 = (0.390") * (3pF/inch) = 1.17pF

額外的測試探棒焊墊電容 = 80 fF

可測試性所造成的額外總電容 = 1.17pF + 0.08pF = 1.25pF

為了解這個電容是否重要,必須執(zhí)行第一級的系統(tǒng)分析。

驅動器所感測到的DDR系統(tǒng)電容

原始系統(tǒng)的電路板trace總長度 = 2.767" (附注:使用最長的2x電路板trace)

電路板trace的寄生電容 = (2.767") * (3pF/inch) = 8.3pF

DIMM的集總電容 = 5pF (附注:DDR333、DQ、DQS、DM)

總線上的DIMM數量 = 4

DIMM所造成的電容 = (4) * (5pF) = 20pF

DDR系統(tǒng)的總電容 = 8.3pF + 20pF = 28.3pF

第一級分析顯示當連接測試探棒時,只會在驅動器所感測到的電容中增加6%,更重要的是,當未連接測試探棒時,PCB上的測試點和電路板trace只會增加 4%。這表示在最終的生產設計中加入免接頭式測試探棒的占位面積,對系統(tǒng)的信號完整性并不會造成太大的影響。在產品中結合可測試性的優(yōu)點極具價值,縮小 4%的邊限絕對值得。

成本的影響

因為測試點不需使用接頭,所以不會增加產品最終零件的成本,亦即這個內建的DDR可測試性對于所有密集的應用來說是免費的。

結語

當設計周期時間快速的產品時,總要面對在可測試性與時程和邊限之間取舍的難題。要擁有可靠的可測試性,除了PCB的空間與系統(tǒng)邊限外,還需要事前的考慮與規(guī)劃,所幸可靠的可測試性終究能夠縮短產品的上市時程。DDR系統(tǒng)是進行這些工程取舍的最佳范例。要證明在設計中結合固定的邏輯分析測試點是合理的,其實非常困難,這當中涉及了電路板空間、路由層與接頭成本等因素。隨著免接頭式邏輯分析儀測試探棒的問世,這項證明工作變得容易多了?,F在,DDR系統(tǒng)已經可在最終設計中進行完整的測試,其對系統(tǒng)的大小、信號完整性與成本并沒有太大的影響。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯系該專欄作者,如若文章內容侵犯您的權益,請及時聯系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據媒體報道,騰訊和網易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數據產業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數據產業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數字經濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯合牽頭組建的NVI技術創(chuàng)新聯盟在BIRTV2024超高清全產業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現場 NVI技術創(chuàng)新聯...

關鍵字: VI 傳輸協議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉