www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 通信技術 > 通信技術
[導讀]摘要:高速數模轉換器(DAC)AD9779A內部集成了PLL、插值濾波器、信號同步控制、增益調節(jié)等多種功能,通過配置內部寄存器可以控制、優(yōu)化DAC的各種功能,滿足設計需求。本文詳細介紹了AD9779A的內部寄存器配置原理,以及

摘要:高速數模轉換器(DAC)AD9779A內部集成了PLL、插值濾波器、信號同步控制、增益調節(jié)等多種功能,通過配置內部寄存器可以控制、優(yōu)化DAC的各種功能,滿足設計需求。本文詳細介紹了AD9779A的內部寄存器配置原理,以及S3C2440與AD9779A的通信設計。最后利用AD9779A寄存器配置對PLL進行頻帶優(yōu)化。
關鍵詞:AD9779A;高速教模轉換器;SPI;S3C2440

    隨著科學技術的發(fā)展,通信、測量等各個領域對信號源的要求越來越高,高速任意波形發(fā)生器成為市場的熱點。高速DAC作為任意波形發(fā)生器的關鍵部分,其性能對高速信號有著極大的影響。AD9779A是目前國內能買到的性能較高的高速DAC芯片,內部集成PLL倍頻電路、同步控制、增益控制等功能模塊,通過SPI接口和外部通信,可以設置優(yōu)化各種功能以達到最佳性能。

1 AD9779A簡介
    AD9779A是Analog Devices公司生產的雙通道16位高速寬動態(tài)范圍數DAC,采樣率1Gsps,允許高至奈奎斯特頻率的多載波生成。0.18μm CMOS工藝制作,工作電壓1.8~3.3 V,采樣率1 Gsps時功耗1 W,具有高速、低功耗的特點。AD9779A還包含低噪聲高性能的PLL時鐘倍頻電路,可以減輕板級時鐘輸入的負擔。AD9779A可以應用在無線基礎設施(WCDMA/CDMA2000/TD/GSM)、數字頻率合成、寬帶通信等領域。

2 AD9779A的SPI通信方式
2.1 AD9779A的SPI接口簡介
    SPI總線系統(tǒng)是一種同步串行外設接口,它可以使MCU與各種外圍設備以串行方式進行通信,以交換信息。通過AD9779A的SPI接口可以配置內部的寄存器,設置各種功能以達到設計要求。AD9779A的SPI接口支持單字節(jié)或多字節(jié)傳輸,包括高位優(yōu)先和低位優(yōu)先格式,由4根線組成,分別是:
    ①串行時鐘(SCLK),作為數據輸入輸出的同步時鐘,最大時鐘速率40 MHz。輸入數據在時鐘的上升沿鎖存,下降沿數據輸出。
    ②片選信號(CSB),低電平開始通信周期并保持到通信周期結束,高電平時SDO和SDIO為高阻態(tài)。
    ③串行數據輸入/輸出口(SDIO),該引腳既可作為單向數據輸入口,也可作為雙向數據輸入輸出口,通過寄存器(0x00,bit7)控制,默認為單向數據輸入。
    ④串行數據輸出(SDO),作為數據輸出口,SDIO配置為雙向端口時,SDO為高阻態(tài)。
    內部配置的任何改變會在最后一位寫入后立刻生效,因此,當有多個字節(jié)寫入到寄存器中時可以在一個通信周期中改變配置。同時,為了預防意外情況,改變寄存器配置時推薦使用單字節(jié)傳輸。
2.2 SPI接口操作
    AD9779A的一個通信周期包括兩個階段。
    第一階段是指令周期(向設備寫指令)與前8個SCLK的上升沿一致。指令字節(jié)規(guī)定串口控制器數據周期,也就是通信周期第二階段的數據傳輸是讀還是寫,數據傳輸的字節(jié)數和第一個寄存器的地址。每個通信周期的前8個SCLK上升沿用來向設備寫指令字節(jié)。
    剩余的SCLK是通信周期的第二階段。第二階段是設備與MCU實際的數據傳輸階段。每次可以傳輸1~4個字節(jié),傳輸的字節(jié)數由指令周期決定。寄存器在每個字節(jié)的最后一位寫入后立刻改變。
    SPI指令如表1所列。


    ,決定是讀操作還是寫操作。邏輯1讀操作。邏輯0寫操作。
    N1和N0決定數據傳輸周期中傳輸的字節(jié)數。N1、N0表示的字節(jié)數如表2所列。


    A4~A0確定在數據傳輸時哪個寄存器可以被訪問。在多字節(jié)傳輸時,這個地址是起始字節(jié)地址,其余寄存器地址由器件自動產生。最高位優(yōu)先的寄存器配置時序如圖1所示。


2.3 AD9779A的主要寄存器介紹
    AD9779A內部有32個寄存器,每個寄存器8位,每位都有自己特定的功能。AD9779A的主要寄存器如表3所列。

3 AD9779A的寄存器配置

3.1 硬件設計
    本文采用三星公司S3C2440作為為整個系統(tǒng)的控制芯片。S3C2440是ARM微處理器,它包含LCD控制器、SDRAM控制器、3通道UART、音頻接口、USB控制器、2通道SPI等,其低成本、高性能的特點適用于各種嵌入式領域。S3C2440作為主設備對從設備AD9779A進行配置的硬件連接如圖2所示。


    S3C2440A的SPI接口可以和外部設備同時發(fā)送/接收8位數據,用一個時鐘線來同步。當SPI是主機時,傳輸頻率通過設定SPPREn寄存器的相應位來控制,最高速率應小于25 MHz。如果SPI是從屬,其他的主機提供時鐘。設置一個GPIO作為nSS,當程序寫數據到SPTDATn寄存器時,如果ENSCK、SPCONn寄存器的MSTR被置位,SPI發(fā)送/接收操作會同時開始。在寫字節(jié)數據到SPTDATn之前,nSS應該被激活。
    SPI接口編程基本步驟如下:
    ①設置時鐘波特率預分頻寄存器(SPPREn);
    ②設置SPCONn配置SPI模塊;
    ③設置一個GPIO引腳,其作為nSS,低電平片選使能;
    ④發(fā)送數據→檢查數據傳輸準備標志(REDY=1)的狀態(tài),然后寫數據到SPTDATn;
    ⑤接收數據→寫數據0xFF到SPTDATn→確認REDY置1,然后讀取緩存數據;
    ⑥nSS拉高,解除片選。
3.2 軟件設計
    軟件設計主要實現(xiàn)S3C2440讀寫AD9779A寄存器的功能,為后面的PLL頻帶鎖定做準備。在ARM Realview MDK環(huán)境下使用C語言編寫軟件。


4 PLL在環(huán)境溫度下的頻帶優(yōu)化鎖定
    AD9779A的PLL VCO(壓控振蕩器)有效運行范圍1.0~2.0GHz,在這個范圍內有63個頻率重疊帶,如圖3所示。對于期望的VCO輸出頻率,有多個有效的PLL頻帶值供選擇。但各個頻帶的鎖定范圍隨溫度的變化而變化。各個頻帶的中心頻率隨溫度的升高而降低,隨溫度的降低而升高。每個器件在特定的溫度下都有一個最優(yōu)的PLL頻帶選擇值,而且各個器件之間也有30~40 MHz的誤差。因此,需要為每個器件選擇合適的PLL頻帶值。


     AD9779A具有PLL頻帶自動選擇功能,當自動選擇功能啟用時,能得到一個PLL的鎖定頻帶,通過SPI讀取相應的寄存器得到該頻帶值,即當前溫度下的優(yōu)化頻帶。為了在整個溫度范圍內獲得最佳的PLL性能,PLL必須用表4所列的設置。


4.1 使用溫度傳感器配置PLL頻帶
    當器件在一個極端溫度下啟動,PLL自動模式下得到的頻帶值在另一個溫度下可能無法保持鎖定。AD9779A在-40~+85℃環(huán)境下的PLL頻帶配置方法如下:
    ①配置N1(Register 0x09,Bits[6:5])和N2(Register 0x09,Bits[4:3])。
    ②設置PLL頻帶值為63(Register 0x08,Bits[7:2]),開啟PLL自動模式。
    ③等到PLL_LOCK引腳或PLL鎖定指示器(Register 0x00,Bit1)變成高電平。這個過程大概5 ms。
    ④讀回6位的PLL頻帶值(Register 0x08,Bits[7:2])。
    ⑤當PLL自動選擇完成,根據溫度,通過向(Register0x08,Bits[7:2])寫入回讀值來設置PLL頻帶。
    這個過程要求在啟動或復位時檢測溫度,以達到PLL頻帶值的最優(yōu)化。如果最優(yōu)頻帶在0~31范圍內(低VCO頻率),參考表5。


    如果最優(yōu)頻帶在32~62范圍內(高VCO頻率),參考表6。


4.2 工廠校準模式設定PLL頻帶
    如果沒有溫度傳感器,可以在室溫(約25℃±10℃)下進行工廠校準法。步驟如下:
    ①設置N1(Register 0x09,Bits[6:5])和N2(Register 0x09,Bits[4:3])。
    ②設置PLL頻帶值為63(Register 0x08,Bits[7:2]),開啟PLL自動模式。
    ③等到PLL_LOCK引腳或PLL鎖定指示器(Register 0x00,Bitl)變成高電平。這個過程大概5 ms。
    ④讀回6位的PLL頻帶值(Register 0x08,Bits[7:2])。
    ⑤向非易失性存儲器寫入PLL頻帶值。系統(tǒng)上電或重啟時,通過SPI載入PLL頻帶值到Register 0x08,Bits[7:2]。
4.3 PLL頻帶優(yōu)化程序

結語
    AD9779A在信號發(fā)生器中是數模轉換的關鍵部分,實際使用中根據工程需要來配置AD9779A內部寄存器。經檢驗20℃當輸入時鐘為150 MHz,N1=2,N2=4時,PLL頻帶值穩(wěn)定在010010(18),fvco范圍為1 174~1 231MHz。輸入時鐘為100 MHz,N1=4,N2=4時,PLL頻帶值穩(wěn)定在100111(39),fvco范圍為1 564~1 639 MHz。SPI通信程序也可用于信號發(fā)生器的直流偏置和輸出校準部分,從而簡化系統(tǒng)的軟件設計。
 

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據媒體報道,騰訊和網易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數據產業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數據產業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數字經濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉