www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 通信技術(shù) > 通信技術(shù)
[導(dǎo)讀]軟件無線電數(shù)字中頻接收機(jī)通常采用可編程數(shù)字下變頻器DDC和DSP的實(shí)現(xiàn)方案。中頻模擬信號通過A/D數(shù)字化,送入DDC混頻、抽取濾波處理,DSP接收到的是DDC輸出的低速零中頻信號,其后的解調(diào)、譯碼、信號識別等算法都可以

軟件無線電數(shù)字中頻接收機(jī)通常采用可編程數(shù)字下變頻器DDCDSP的實(shí)現(xiàn)方案。中頻模擬信號通過A/D數(shù)字化,送入DDC混頻、抽取濾波處理,DSP接收到的是DDC輸出的低速零中頻信號,其后的解調(diào)、譯碼、信號識別等算法都可以用DSP來實(shí)現(xiàn)。
1 系統(tǒng)器件的選用
  高速DSP具有精度高、靈活性大,可以采用多種性能優(yōu)良的數(shù)字信號處理算法,其強(qiáng)大的數(shù)據(jù)處理能力適用于高速、重復(fù)性和數(shù)值運(yùn)算密集型的實(shí)時處理。本設(shè)計選用TI公司的TMS320C6201 DSP,其時鐘頻率200MHz、最高1 600MIPS的數(shù)據(jù)處理能力,可以滿足軟件無線電的零中頻信號處理要求。
  由于ADC的高數(shù)據(jù)率輸出,用DSP進(jìn)行實(shí)時處理會有很大壓力。在DSP進(jìn)行運(yùn)算之前,需要進(jìn)行數(shù)字下變頻以降低數(shù)據(jù)率。設(shè)計選用Harris公司的HSP50214B數(shù)字下變頻器件, HSP50214B輸入數(shù)據(jù)為14位,最大輸入速率為65MS/s,支持偏移碼和2的補(bǔ)碼兩種輸入格式。最大抽取因子為2,具備多種輸出格式,包括I/Q通道數(shù)據(jù)、幅度、相位和頻率輸出等,能夠直接解調(diào)AM、FM和QASK等信號,內(nèi)部有256個控制字,用戶可以由此設(shè)置載波中心頻率、抽取因子、輸出格式與方式等參數(shù)。內(nèi)部結(jié)構(gòu)如圖1所示。

HSP50214B的輸出方式有三種模式:直接并行輸出、緩沖模式輸出和串行輸出。本設(shè)計HSP50214B采用并行直接輸出模式,此模式下,HSP50214B輸出兩組16位的實(shí)時數(shù)據(jù):AOUT(15:0)和BOUT(15:0),AOUT端口可以輸出數(shù)據(jù)I、幅度和頻率。BOUT端口可以輸出數(shù)據(jù)Q、相位和幅度。
2 FIFO雙向接口設(shè)計
  工作過程:ADC輸出的14bit中頻信號經(jīng)鎖存器輸入到HSP50214B,在HSP50214B中經(jīng)程控的NCO驅(qū)動混頻器后,混頻得到更低的中頻信號或零中頻信號,該信號經(jīng)積分梳狀濾波器(CIC)和有限沖激響應(yīng)濾波器(FIR)抽取濾波,最后將得到的信號以所需格式輸出送DSP處理。
  如果DDC直接與DSP的外部存儲器接口(EMIF)連接傳輸數(shù)據(jù),由于DSP需擴(kuò)展外部存儲器,與采樣數(shù)據(jù)輸入共用僅有的一條外部總線,CPU要進(jìn)行外部存儲器的訪問,不允許數(shù)據(jù)采集始終占用外部總線。另外,如果存儲控制系統(tǒng)不能及時接收數(shù)據(jù),上次采樣的數(shù)據(jù)會馬上被下次的數(shù)據(jù)更新,造成數(shù)據(jù)丟失。因此DDC與DSP之間需采用高速緩存。
  目前常用的緩存有FIFO、SRAM及雙口RAM等。雙口RAM和SRAM存儲量較大,但必須配以復(fù)雜的地址發(fā)生器。本設(shè)計只需要單向的數(shù)據(jù)傳輸,對于FIFO芯片,數(shù)據(jù)順序進(jìn)出,且允許數(shù)據(jù)以不同的速率寫入和讀出,外圍電路簡單,所以選用TI公司SN74ACT7804 FIFO作為數(shù)據(jù)緩存,在HSP50214B與DSP之間將兩片F(xiàn)IFO并列,分別緩存HSP50214B輸出的AOUT和BOUT兩路16bit的數(shù)據(jù)。
  TI公司的SN74ACT7804是512×18bit的觸發(fā)式FIOF存儲器,單向數(shù)據(jù)傳輸,有空(/EMPTY)、滿(/FULL)、半滿(Half-Full)狀態(tài)標(biāo)志引腳,還有可編程的近滿/近空(Almost-FulL/Almost-Empty)狀態(tài)標(biāo)志,處理數(shù)據(jù)的速度可達(dá)到50MHz。
2.1 FIFO與DDC接口設(shè)計
  在設(shè)計DDC與FIFO接口時,應(yīng)仔細(xì)考慮DDC及所選中間邏輯器件的時序和延時特性,以保證數(shù)據(jù)的有效傳輸。HSP50214B采用并行直接輸出模式,HSP50214B輸出兩組16位的數(shù)據(jù):AOUT(15:0)和BOUT(15:0),信號直接與兩FIFO低16位輸入數(shù)據(jù)線連接,F(xiàn)IFO輸入時鐘信號LDCK由HSP50214B的/DATARDY信號提供。當(dāng)HSP-50214B中的數(shù)據(jù)在并行數(shù)據(jù)總線上準(zhǔn)備輸出時,/DATARDY引腳會在PROCCLK時鐘的第一個下降沿產(chǎn)生一個下降沿的電平跳變,并會持續(xù)一個PROCCLK時鐘周期的低電平。同時,可用此低電平來控制并行輸出使能/OEAL、/OEAH、/OEBL和/OEBH。由于FIFO的信號輸入時鐘LDCK在上升沿時有效,所以需要將/DATARDY信號反向后供給。
2.2 FIFO與DSP EMIF接口
  TMS320C6201的外部存儲器接口(EMIF)是32位接口,HSP50214B的AOUT和BOUT兩路16位分別經(jīng)兩FIFO的低16位與EMIF的 32位接口連接,DSP同時讀取AOUT和BOUT兩路數(shù)據(jù)存放于內(nèi)部存儲器,數(shù)據(jù)在存儲器中奇偶分離,可以采用32位或16位的訪問方式存取數(shù)據(jù),這樣充分利用DSP的硬件資源,保證了數(shù)據(jù)的高速傳輸。由于TMS320C6201只有一個外部總線接口,F(xiàn)IFO與DSP通過EMIF相連接,所以必須注意數(shù)據(jù)采集與連接到外部總線上的其他外部設(shè)備或存儲器對使用總線的沖突,要保證沒有其他外圍設(shè)備長時間占用外部總線,否則發(fā)生總線使用沖突時將導(dǎo)致采集數(shù)據(jù)丟失。
  對于讀FIFO的讀操作,這里用到EMIF異步存儲器控制信號:輸出使能(/AOE)和讀使能(/ARE)以及外部空間選擇信號(/CE0)。DDC、FIFO、DSP間的接口電路如圖2所示。從圖2中邏輯關(guān)系可看出,當(dāng)/AOE與/CEn都有效時,OE有效,片選使能兩個FIFO。當(dāng)/CEn和/ARE同時低電平有效時,UNCK無效,待讀出的數(shù)據(jù)在此時進(jìn)行初始化,隨后ARE會跳變?yōu)檎娖剑筓NCK產(chǎn)生上升沿,F(xiàn)IFO中數(shù)據(jù)被讀出。圖2中兩個FIFO的半滿信號HF經(jīng)過一個“與”門連接至DSP外部中斷引腳EXT-INT5。當(dāng)兩個FIFO皆達(dá)到半滿時“與”門輸出由低變高,上升沿觸發(fā)DSP外部中斷EXT-INT5,DSP啟動DMA(直接存儲器存?。┮酝话l(fā)的方式讀取FIFO數(shù)據(jù)。FIFO1中數(shù)據(jù)作為低16位,F(xiàn)IFO2中數(shù)據(jù)作為高16位,合并為32位數(shù)據(jù)讀入DSP內(nèi)部存儲空間。

3 接口時序
  設(shè)計中,F(xiàn)IFO采用半滿信號。若FIFO使用滿(/FULL)狀態(tài)信號,則滿(/FULL)狀態(tài)位有效時,觸發(fā)DMA開始數(shù)據(jù)傳輸;如在滿信號和DMA傳輸之間仍有數(shù)據(jù)出現(xiàn)在數(shù)據(jù)線上,則因?yàn)榇藭rLDCK對FIFO無效,待DMA開始數(shù)據(jù)傳輸時才允許數(shù)據(jù)寫入,所以可能丟失采集數(shù)據(jù)。本設(shè)計中采用半滿(HF)信號作為標(biāo)志位,在半滿時,開始DMA傳輸,不中斷數(shù)據(jù)寫入FIFO。由于ADC數(shù)據(jù)寫入FIFO速度小于EMIF讀出速度,所以后續(xù)數(shù)據(jù)不會覆蓋原來的有效數(shù)據(jù),采樣數(shù)據(jù)不會丟失。
  EMIF讀FIFO邏輯關(guān)系如下:UNCK=/CE+/ARE,LDCK=/CE+/AWE,OE=/CE+/AOE,讀FIFO時序如圖3所示。

本設(shè)計利用雙FIFO結(jié)構(gòu)實(shí)現(xiàn)DDC與DSP間的32位數(shù)據(jù)緩沖,保證了數(shù)據(jù)的高速有效傳輸。FIFO與DSP采用32位的接口方式,DSP EMIF讀取FIFO采用DMA的數(shù)據(jù)傳輸方式,充分利用了DSP的硬件資源以提高系統(tǒng)實(shí)時處理能力,能夠滿足軟件無線電的中頻數(shù)字信號處理要求。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

隨著在線會議、直播和游戲語音交流的普及,高質(zhì)量的音頻輸入設(shè)備變得越來越重要。為此,邊緣AI和智能音頻專家XMOS攜手其全球首家增值分銷商飛騰云科技,利用其集邊緣AI、DSP、MCU和靈活I(lǐng)/O于一顆芯片的xcore處理器...

關(guān)鍵字: AI DSP MCU

香港2025年7月21日 /美通社/ -- 亞洲數(shù)據(jù)中心峰會暨產(chǎn)業(yè)展覽會(Data Center Asia, DCA)上周于香港亞洲國際博覽館隆重揭幕,為亞太區(qū)數(shù)據(jù)中心產(chǎn)業(yè)注...

關(guān)鍵字: 數(shù)據(jù)中心 BSP DC 人工智能

多DSP集群的實(shí)時信號處理系統(tǒng),通信拓?fù)涞膬?yōu)化直接決定任務(wù)調(diào)度效率與系統(tǒng)吞吐量。RapidIO與SRIO作為嵌入式領(lǐng)域的主流互連協(xié)議,其帶寬利用率差異與QoS配置策略對集群性能的影響尤為顯著。以無線基站、雷達(dá)陣列等典型應(yīng)...

關(guān)鍵字: DSP 通信拓?fù)鋬?yōu)化

隨著5G網(wǎng)絡(luò)普及與物聯(lián)網(wǎng)設(shè)備爆發(fā)式增長,邊緣計算正從概念驗(yàn)證走向規(guī)模化部署。據(jù)IDC預(yù)測,2025年全球邊緣數(shù)據(jù)量將占總體數(shù)據(jù)量的50%,這對邊緣節(jié)點(diǎn)的實(shí)時處理能力提出嚴(yán)苛要求。在此背景下,AI加速器的DSP化趨勢與可重...

關(guān)鍵字: AI加速器 DSP

在工業(yè)控制領(lǐng)域,數(shù)字信號處理器(DSP)的性能直接決定了系統(tǒng)的實(shí)時控制能力和可靠性。德州儀器(TI)的C2000系列芯片憑借其卓越的采樣、控制和功率管理能力,長期以來在全球工業(yè)控制市場占據(jù)絕對領(lǐng)導(dǎo)地位,廣泛應(yīng)用于能源、電...

關(guān)鍵字: TI C2000 DSP 格見半導(dǎo)體 芯來 RISC-V 工控

2025年7月16日 – 專注于引入新品的全球電子元器件和工業(yè)自動化產(chǎn)品授權(quán)代理商貿(mào)澤電子 (Mouser Electronics) 持續(xù)供貨Texas Instruments (TI) 的新產(chǎn)品和解決方案。作為一家授權(quán)...

關(guān)鍵字: 線性穩(wěn)壓器 柵極驅(qū)動器 DSP

FIFO 中斷狀態(tài)位的輪詢和中斷機(jī)制各有優(yōu)劣,適用于不同的應(yīng)用場景。輪詢實(shí)現(xiàn)簡單但效率低下,中斷實(shí)時性好但復(fù)雜度高。在實(shí)際設(shè)計中,應(yīng)根據(jù)系統(tǒng)需求、性能指標(biāo)和資源限制,選擇合適的機(jī)制或混合方案。隨著硬件技術(shù)的發(fā)展,現(xiàn)代處理...

關(guān)鍵字: FIFO

FIFO 發(fā)送器憑借其獨(dú)特的工作原理和結(jié)構(gòu)特點(diǎn),在眾多領(lǐng)域中發(fā)揮著不可或缺的作用。它為數(shù)據(jù)的有序傳輸和高效處理提供了有力支持,盡管面臨一些挑戰(zhàn),但通過不斷的技術(shù)創(chuàng)新和優(yōu)化,F(xiàn)IFO 發(fā)送器將在未來的科技發(fā)展中繼續(xù)展現(xiàn)其強(qiáng)...

關(guān)鍵字: FIFO

上海 2025年6月27日 /美通社/ -- 6月26日,全球領(lǐng)先的物聯(lián)網(wǎng)和車聯(lián)網(wǎng)整體解決方案供應(yīng)商移遠(yuǎn)通信宣布,重磅發(fā)布其首款車規(guī)級5G RedCap模組AG53xC系列...

關(guān)鍵字: 移遠(yuǎn)通信 DC 5G 4G

在當(dāng)今數(shù)字化浪潮的推動下,數(shù)據(jù)流量呈爆炸式增長,數(shù)據(jù)中心、5G通信網(wǎng)絡(luò)以及云計算等領(lǐng)域?qū)Ω咚俟馔ㄐ诺男枨笥l(fā)迫切。800G光模塊作為高速光通信的關(guān)鍵組件,其性能直接影響著整個通信系統(tǒng)的傳輸效率和可靠性。數(shù)字信號處理(DS...

關(guān)鍵字: 800G DSP PAM4均衡算法
關(guān)閉
關(guān)閉