PCB Layout處理蛇形走線的建議
蛇形線是PCB Layout中經(jīng)常使用的一類走線方式。其主要目的就是為了調(diào)節(jié)延時(shí),滿足系統(tǒng)時(shí)序設(shè)計(jì)要求。設(shè)計(jì)者首先要有這樣的認(rèn)識:蛇形線會破壞信號質(zhì)量,改變傳輸延時(shí),布線時(shí)要盡量避免使用。但實(shí)際設(shè)計(jì)中,為了保證信號有足夠的保持時(shí)間,或者減小同組信號之間的時(shí)間偏移,往往不得不故意進(jìn)行繞線。下面是給Layout工程師處理蛇形線時(shí)的幾點(diǎn)建議:1. 高速PCB設(shè)計(jì)中,蛇形線沒有所謂濾波或抗干擾的能力,只可能降低信號質(zhì)量,所以只作時(shí)序匹配之用而無其它目的。2. 高速以及對時(shí)序要求較為嚴(yán)格的信號線,盡量不要走蛇形線,尤其不能在小范圍內(nèi)蜿蜒走線。3. 盡量增加平行線段的距離(S),至少大于3H,H指信號走線到參考平面的距離。通俗的說就是繞大彎走線,只要S足夠大,就幾乎能完全避免相互的耦合效應(yīng)。4. 減小耦合長度Lp,當(dāng)兩倍的Lp延時(shí)接近或超過信號上升時(shí)間時(shí),產(chǎn)生的串?dāng)_將達(dá)到飽和。5. 帶狀線(Strip-Line)或者埋式微帶線(Embedded Micro-strip)的蛇形線引起的信號傳輸延時(shí)小于微帶走線(Micro-strip)。理論上,帶狀線不會因?yàn)椴钅4當(dāng)_影響傳輸速率。6. 有時(shí)可以考慮螺旋走線的方式進(jìn)行繞線,仿真表明,其效果要優(yōu)于正常的蛇形走線。7. 可以經(jīng)常采用任意角度的蛇形走線,能有效的減少相互間的耦合。