提出一種交錯(cuò)并聯(lián)有源箝位ZVS-PWM正激變換器,它的最大優(yōu)點(diǎn)是負(fù)栽從零變化到最大時(shí)開(kāi)關(guān)管的損耗非常小。
介紹文氏電橋陷波器及其在失真度測(cè)量中的應(yīng)用,提出一種智能化數(shù)控調(diào)諧的文氏電橋陷波電路。
在所有電子系統(tǒng)中,時(shí)鐘相當(dāng)于心臟,時(shí)鐘的性能和穩(wěn)定性直接決定著整個(gè)系統(tǒng)的性能。典型的系統(tǒng)時(shí)序時(shí)鐘信號(hào)的產(chǎn)生和分配包含多種功能,如振蕩器源、轉(zhuǎn)換至標(biāo)準(zhǔn)邏輯電平的部件以及時(shí)鐘分配網(wǎng)絡(luò)
本系列的第六部分是新《電氣工程》雜志(ElectricalEngineering)中“保持容性負(fù)載穩(wěn)定的六種方法”欄目的開(kāi)篇。
本文介紹了串聯(lián)諧振逆變器電路構(gòu)成的零電流軟件開(kāi)關(guān)變換器,并描繪了其在穩(wěn)態(tài)時(shí)的工作原理。對(duì)帶有電壓箝位二極管環(huán)路的半橋零電流諧振DC-DC變換器的性能進(jìn)行了評(píng)價(jià)。
在實(shí)際組裝原型電路之前,利用電路仿真程序?qū)δM電路進(jìn)行預(yù)設(shè)計(jì)和測(cè)試是工程師們一貫的做法。
動(dòng)態(tài)電壓調(diào)節(jié)被看作是降低處理器能耗的關(guān)鍵技術(shù),介紹實(shí)時(shí)系統(tǒng)和動(dòng)態(tài)電壓調(diào)節(jié)的基本概念,并在CMOS器件功耗理論和實(shí)時(shí)系統(tǒng)下任務(wù)調(diào)度理論的基礎(chǔ)上,提出基于混合任務(wù)集的減慢因子DVS算法。
介紹將MAXl25型14位A/D轉(zhuǎn)換器應(yīng)用于以數(shù)字信號(hào)處理器(DSP)為核心的電能質(zhì)量監(jiān)控系統(tǒng)的設(shè)計(jì)方案。詳細(xì)介紹了數(shù)據(jù)采集模塊的硬件及軟件設(shè)計(jì)。該設(shè)計(jì)提高了電網(wǎng)數(shù)據(jù)的處理效率,增加了系統(tǒng)的實(shí)時(shí)性。
根據(jù)超級(jí)電容器的結(jié)構(gòu)特性,介紹在汽車(chē)啟動(dòng)過(guò)程中如何利用超級(jí)電客器減小對(duì)車(chē)內(nèi)其他電子設(shè)備的干擾,改善汽車(chē)的啟動(dòng)性能,延長(zhǎng)蓄電池使用壽命。
AD8555是ADI推出的一款增益及輸出失調(diào),可數(shù)字編程的零漂移橋式傳感放大器,特別適合于多點(diǎn)或多參量測(cè)量系統(tǒng)的前向通道,可對(duì)各種傳感器信號(hào)進(jìn)行調(diào)理。文中介紹了AD8555的引腳功能、內(nèi)部結(jié)構(gòu)和工作原理,并絡(luò)出AD8555的典型應(yīng)用。
介紹分頻鎖相頻率合成技術(shù)。通過(guò)對(duì)鎖相環(huán)工作過(guò)程及相位噪聲等的基本原理的分析,采用PLL技術(shù)成功設(shè)計(jì)了1.8 GHz鎖相頻率源。
筆者用AOA有源器件代替CCC II,因AOA輸入端“虛地”,從而解決了因使用CCCII所帶來(lái)的問(wèn)題,并通過(guò)巧妙設(shè)計(jì),獲得了低通、高通和兩種帶通濾波功能。
在實(shí)用電路中,往往要求放大電路的末級(jí)(即輸出級(jí))輸出一定的功率,以驅(qū)動(dòng)負(fù)載。能夠向負(fù)載提供足夠信號(hào)功率的放大電路稱(chēng)為功率放大電路,簡(jiǎn)稱(chēng)功放。
直接轉(zhuǎn)換無(wú)線(xiàn)電接收器可獲取一個(gè)頻率范圍為800MHz~3GHz的高頻輸入信號(hào),并利用一個(gè)混頻器/解調(diào)器將該信號(hào)轉(zhuǎn)換至基帶,而無(wú)須經(jīng)過(guò)一個(gè)中頻(IF)級(jí)。設(shè)計(jì)這些接收器需要采用性能非常高的模擬IC。面向諸如蜂窩通信基礎(chǔ)設(shè)