Microchip推出首款3納米PCIe? Gen 6交換機,賦能現(xiàn)代AI基礎設施
隨著人工智能(AI)工作負載和高性能計算(HPC)應用對數(shù)據(jù)傳輸速度與低延遲的需求持續(xù)激增,Microchip Technology Inc.(微芯科技公司)宣布推出下一代Switchtec? Gen 6 PCIe® 交換機。作為業(yè)界首款采用3納米制程工藝的PCIe Gen 6交換機,Switchtec Gen 6系列旨在實現(xiàn)更低功耗,并支持最多160通道,滿足高密度AI系統(tǒng)的連接需求。該系列交換機的高級安全功能包括基于硬件的信任根、安全啟動功能,并采用符合美國商用國家安全算法規(guī)范2.0(CNSA 2.0)的后量子安全加密技術。
在以往幾代的 PCIe 產品中,數(shù)據(jù)在 CPU、GPU、內存與存儲設備之間傳輸時常出現(xiàn)帶寬瓶頸,導致計算資源利用率不足及算力浪費。PCIe 6.0將單通道帶寬提升至64 GT/s(每秒千兆傳輸),較前代翻倍,為頂尖AI加速器構建高效數(shù)據(jù)通道。Switchtec Gen 6 PCIe交換機可實現(xiàn)CPU、GPU、SoC、AI加速器與存儲設備間高速互聯(lián),助力數(shù)據(jù)中心架構師充分釋放下一代AI與云基礎設施的潛力。
Microchip負責數(shù)據(jù)中心解決方案業(yè)務的副總裁Brian McCarson表示:“AI時代的快速創(chuàng)新正推動數(shù)據(jù)中心架構從傳統(tǒng)設計轉向以共享資源池為核心的新型模式。通過將成熟的Switchtec產品線擴展至PCIe 6.0,我們的技術不僅支持關鍵計算資源間的直接通信,更打造出迄今性能最強、能效最高的交換機產品,助力這一轉型。”
作為高性能互連方案,Switchtec Gen 6交換機可簡化服務器機架內GPU的接口設計,顯著降低信號損耗并維持AI網絡所需的超低延遲。PCIe 6.0標準引入的流控制單元(FLIT)模式、輕量級前向糾錯(FEC)系統(tǒng)及動態(tài)資源分配機制,使數(shù)據(jù)傳輸效率和可靠性顯著提升,尤其適用于AI工作負載中普遍存在的小數(shù)據(jù)包傳輸。這些功能改進可優(yōu)化整體吞吐量并降低有效延遲。
Switchtec Gen 6 PCIe 交換機采用 10 堆棧架構,配備 20 個端口,每個端口均支持熱插拔(hot-plug)和意外插拔(surprise-plug)控制功能。產品兼容 NTB(非透明橋接) 技術,可實現(xiàn)多個主機域的連接與隔離,并支持組播(multicast) 功能,以在單一域內實現(xiàn)一對多數(shù)據(jù)分發(fā)。該系列交換機內置高級錯誤隔離機制、全面診斷與調試功能、豐富的 I/O 接口以及集成的 MIPS 處理器,并支持 x8/x16 分叉配置。輸入輸出參考時鐘基于PCIe堆棧設計,每個堆棧含四個輸入時鐘。請訪問Microchip官方網站,了解Microchip全系列PCIe交換機的更多信息。
開發(fā)工具
Switchtec Gen 6 PCIe系列交換機由Microchip ChipLink診斷工具提供全面支持,通過直觀的圖形用戶接口(GUI)實現(xiàn)調試、診斷、配置與分析。ChipLink支持通過帶內PCIe或UART、TWI和EJTAG等帶外信號進行連接,為設計與部署提供靈活高效的監(jiān)控與故障排查。配套開發(fā)工具包括PM61160-KIT Switchtec Gen 6 PCIe交換機評估工具包,該工具包配備多個接口。