Altera? 進(jìn)一步擴(kuò)展Agilex? FPGA產(chǎn)品組合,全面提升開發(fā)體驗(yàn)
新聞亮點(diǎn):
● 作為全球最大專注于FPGA的解決方案提供商,Altera® 正通過簡化FPGA開發(fā)流程、拓展可編程解決方案的規(guī)模,滿足AI時代快速增長的開發(fā)者需求,推動業(yè)務(wù)增長。
● Altera Agilex? FPGA與SoC FPGA全線產(chǎn)品正式進(jìn)入量產(chǎn)階段。
● 在Quartus® Prime 25.3版本中推出全新的Visual Designer Studio工具,為系統(tǒng)設(shè)計(jì)輸入與集成帶來全新易用體驗(yàn)。
● Altera Agilex 5 D系列FPGA與SoC的邏輯單元密度提升至最高2.5倍,以滿足邊緣AI、4K/8K視頻處理及5G/6G無線通信等對更高容量與更大內(nèi)存帶寬的應(yīng)用需求。此外,該系列產(chǎn)品還新增了后量子密碼學(xué)(PQC)安全啟動功能,進(jìn)一步增強(qiáng)了安全性。
在2025年Altera創(chuàng)新者大會上,Altera推出全新FPGA軟硬件解決方案,以進(jìn)一步拓展可編程邏輯在工業(yè)、視覺、通信及數(shù)據(jù)中心等領(lǐng)域的應(yīng)用廣度與擴(kuò)展能力。作為全球最大專注于FPGA的解決方案提供商,Altera將憑借自身獨(dú)特的優(yōu)勢,為當(dāng)今由AI驅(qū)動的世界提供安全、可擴(kuò)展、面向未來的可編程解決方案,以滿足持續(xù)增長的市場需求。
Altera首席執(zhí)行官Raghib Hussain表示:“現(xiàn)階段,Altera專注于FPGA解決方案的運(yùn)營與發(fā)展,使我們能夠以更快的速度、更高的敏捷性推動創(chuàng)新,更緊密地與客戶互動,并快速響應(yīng)市場變化。同時,通過持續(xù)投入渠道與生態(tài)合作伙伴建設(shè),穩(wěn)步升級全棧FPGA產(chǎn)品與工具,我們也正讓FPGA技術(shù)變得更易獲取和使用。Altera致力于通過高性能、低延遲、能效優(yōu)化的架構(gòu),加速客戶在邊緣AI和嵌入式應(yīng)用中的工作負(fù)載處理,推動其更快實(shí)現(xiàn)差異化,并高效將下一代解決方案推向市場?!?/span>
Altera Agilex FPGA全線產(chǎn)品現(xiàn)已進(jìn)入量產(chǎn)階段,其中包括集成ARM處理器子系統(tǒng)的Agilex 5和Agilex 3 SoC FPGA。Altera推出的功耗與成本優(yōu)化型SoC FPGA,面向邊緣AI及傳統(tǒng)軟硬件協(xié)同處理等應(yīng)用,憑借穩(wěn)定的低延遲、高度集成和卓越能效,加速FPGA在相關(guān)場景的部署落地。
對于需要更高性能、更大容量和更高內(nèi)存帶寬的應(yīng)用場景,如邊緣AI推理、4K/8K視頻處理及5G/6G無線通信等,Altera將其中端Agilex 5 D系列FPGA與SoC進(jìn)行了升級。其邏輯單元密度最高提升至2.5倍,為這些高需求場景提供更強(qiáng)的算力支持。最高密度的Agilex 5 D系列FPGA單顆器件可集成多達(dá)160萬個邏輯單元,并配備更高比例的DSP模塊與邏輯密度,以及更大的內(nèi)存帶寬,以滿足高性能且空間受限的應(yīng)用需求。同時,Altera還將所有Agilex 5 D系列FPGA的DDR5接口速度提升至最高5,600 MT/s,LPDDR5接口速度提升至最高5,500 MT/s,相比此前規(guī)格提升了25%。內(nèi)存接口速度的提升將顯著提高數(shù)據(jù)吞吐量,并大幅提升各類終端應(yīng)用的整體系統(tǒng)性能。此外,Agilex 5 D系列產(chǎn)品中也引入后量子密碼學(xué)(PQC)安全啟動功能,結(jié)合業(yè)界領(lǐng)先的設(shè)計(jì)安全特性,為客戶提供增強(qiáng)的安全保障。目前,客戶可通過Quartus Prime軟件,使用部分Agilex 5 D系列器件進(jìn)行設(shè)計(jì)。
Altera Quartus Prime Pro 25.3:編譯速度與Fmax性能再創(chuàng)新高,持續(xù)引領(lǐng)FPGA設(shè)計(jì)工具發(fā)展
作為今日宣布的重點(diǎn)消息之一,Altera還發(fā)布了Quartus Prime軟件25.3版本。該版本通過提前提供最新的設(shè)計(jì)工具,縮短了FPGA設(shè)計(jì)時間并加速了產(chǎn)品上市,顯著增強(qiáng)開發(fā)人員體驗(yàn)。
在最新發(fā)布的Quartus Prime軟件25.3版本中,可搶先體驗(yàn)Altera第四代系統(tǒng)集成工具——Visual Designer Studio。其通過自動化設(shè)計(jì)流程中IP模塊的連接,加速了IP集成,并能夠根據(jù)用戶設(shè)計(jì)需求自動推薦IP路由,應(yīng)用有效的IP連接以確保功能正常。Visual Designer Studio具有用戶友好的拖放式塊視圖,允許用戶將IP塊和RTL代碼直接可視化地放置到設(shè)計(jì)中,并快速追蹤FPGA內(nèi)的數(shù)據(jù)路徑。與純RTL設(shè)計(jì)相比,Visual Designer Studio可將FPGA設(shè)計(jì)的啟動時間從5天大幅縮短至2小時。
相較于25.1.1版本,Quartus Prime軟件25.3版本縮短了6%的編譯時間,使得自Agilex 7 FPGA投產(chǎn)以來(23.1版本),總編譯時間累計(jì)縮短了27%。同時,在保持高Fmax性能(25.1.1版本)的前提下,設(shè)計(jì)平均可減少6%的自適應(yīng)邏輯模塊(ALM)使用量。得益于持續(xù)的編譯器和架構(gòu)優(yōu)化,即使器件已投入生產(chǎn),Quartus軟件也能夠助力設(shè)計(jì)人員將更多邏輯集成到FPGA中,并更輕松地實(shí)現(xiàn)性能目標(biāo)。盡管具體結(jié)果可能因設(shè)計(jì)而異,但大多數(shù)用戶都有望體驗(yàn)到更快的編譯速度、更低的資源占用以及更少的時序收斂迭代,從而加速復(fù)雜FPGA項(xiàng)目的上市進(jìn)程。
Altera Quartus Prime軟件25.3版本現(xiàn)已開放下載,同時發(fā)布的還有Altera FPGA AI Suite 25.3最新版本,該套件旨在加速AI模型在FPGA中的集成。
構(gòu)建完善的FPGA生態(tài),加速產(chǎn)品上市
Altera構(gòu)建了強(qiáng)大的合作伙伴生態(tài),在優(yōu)化FPGA開發(fā)體驗(yàn)、簡化開發(fā)流程方面發(fā)揮著重要作用。目前,Altera解決方案合作伙伴加速計(jì)劃(ASAP)已吸引超過300家注冊合作伙伴加入。通過該計(jì)劃,開發(fā)者可獲得經(jīng)Altera認(rèn)證的IP、軟件、硬件及設(shè)計(jì)服務(wù),有效降低設(shè)計(jì)復(fù)雜度,并將產(chǎn)品上市周期最多縮短50%。欲了解更多關(guān)于ASAP項(xiàng)目,可訪問https://www.altera.com/asap。
關(guān)于Altera
Altera是全球領(lǐng)先的可編程邏輯硬件、軟件和開發(fā)工具供應(yīng)商,旨在助力電子系統(tǒng)設(shè)計(jì)者進(jìn)行創(chuàng)新,打造產(chǎn)品的差異化優(yōu)勢并獲得市場認(rèn)可。憑借FPGA、SoC等在內(nèi)的業(yè)界領(lǐng)先產(chǎn)品組合和設(shè)計(jì)解決方案,Altera能夠?yàn)榭蛻粼诠I(yè)自動化、音視頻、機(jī)器人、數(shù)據(jù)中心、電信、邊緣AI等領(lǐng)域帶來更快的產(chǎn)品上市速度和卓越的性能表現(xiàn)。更多信息,請?jiān)L問www.altera.com。