SSC技術將是下述內容的主要介紹對象,通過這篇文章,小編希望大家可以對SSC技術的相關情況以及信息有所認識和了解,詳細內容如下。
一、SSC技術是什么
類似于擴頻通信,擴頻時鐘也是用一個較低的頻率調制系統(tǒng)時鐘,使得窄帶的周期性系統(tǒng)時鐘被有意擴展為寬帶,基頻和諧波所包含的峰值能量顯著降低,在頻域上的表現是產生一個具有邊帶諧波的頻譜。擴頻時鐘一般有如下參數:擴頻類型、擴展率、調制率和調制波形。
擴頻類型:有三種分別是向下擴頻、中心擴頻或向上擴頻,由于中心和向上擴頻都會產生超過系統(tǒng)時鐘的頻率,會對系統(tǒng)造成影響,所以一般向下擴頻用的最為廣泛。
擴展率:是頻率抖動(或擴展)范圍與原CLK頻率(fc)的比值。雖然高擴展率加強了對EMI的衰減程度,但是也可能會超過系統(tǒng)最大額定頻率或低于平均頻率而影響系統(tǒng)性能,一般擴展頻率在0.5%~2.5%之間。
調制率fm:用于確定CLK頻率擴展周期率,在該周期內CLK頻率變化Δf 并返回到初始頻率。一般來說頻譜調制速率較低,可以實現頻率平滑調制,減少調制后的時鐘周期的抖動參數。因此當系統(tǒng)對時鐘周期抖動參數較敏感時,降低調制速率是一種有效的設計手段。雖然通過減小頻譜調制速率可以降低調制時鐘源的時鐘周期抖動,但是仍然會引入一定的附加的時鐘周期抖動,在有些電路設計中會最終導致系統(tǒng)出錯。
圖2 擴頻類型示意圖
調制波形:代表CLK頻率隨時間的變化曲線,通常為三角波和非線性的Hershey Kiss波形。相比三角波,Hershey Kiss在擴頻后頻域中能提供最佳的平坦度和最大的衰減幅度。Hershey Kiss波形在時域上和好時巧克力的形狀也是一樣的。
圖3 調制波形示意圖
二、SSC擴頻時鐘應用
SSC擴頻時鐘在PCIe設備中應用廣泛,但需要注意下,PCIe的時鐘架構一般分為Common Clock Architecture(同源)、Separate Clock Architecture(獨立)、Data Clock Architecture(數據),其中Data Clock Architecture用的較少,只有PCIe Gen2和Gen3支持。
同源時鐘應用較為廣泛,其優(yōu)點即其對時鐘的要求稍微低點,能夠支持SSC擴頻技術的應用,從而降低EMI;其缺點,其要求時鐘到各個PCIe設備的時鐘偏差小于12ns,這對于大背板應用存在困難。
獨立時鐘應用也蠻多,其優(yōu)點即應用方便,時鐘不需要跨連接器和背板等;其缺點,對時鐘要求較高,一般不支持SSC擴頻,畢竟當時鐘信號被擴頻后,其實際信號相當于在原始信號上增加了抖動,這個量級的抖動對接收端時鐘的恢復有時會有較大困難。
最后,小編誠心感謝大家的閱讀。你們的每一次閱讀,對小編來說都是莫大的鼓勵和鼓舞。希望大家對SSC技術已經具備了初步的認識,最后的最后,祝大家有個精彩的一天。