LTE系統(tǒng)的無線接入部分Node-B,是連接無線電和整個互聯網協(xié)議核心網絡之間的邊緣設備。這種架構無法監(jiān)測和測試等效于UMTS中間鏈路上的元件。必須通過無線電接口,才能有效地測試LTE網絡元件。
FPGA 類高性能可編程邏輯器件,正是多模無線基站的最佳構建平臺之一。Xilinx率先發(fā)布和量產的65nm平臺FPGA,則以大量先進技術和全新的設計有效增加了系統(tǒng)產品的生命周期并滿足了3G、LTE、IMT-Advanced等移動通信標準
基于FPGA的多模無線基站
過渡至65納米工藝的FPGA具備采用更小尺寸工藝所帶來的優(yōu)勢:低成本、高性能和更強的邏輯能力。盡管這些優(yōu)勢能夠為高級系統(tǒng)設計帶來激動人心的機會,但65納米工藝節(jié)點本身也帶來了新的挑戰(zhàn)。例如,在為產品選擇FPGA時
過渡至65納米工藝的FPGA具備采用更小尺寸工藝所帶來的優(yōu)勢:低成本、高性能和更強的邏輯能力。盡管這些優(yōu)勢能夠為高級系統(tǒng)設計帶來激動人心的機會,但65納米工藝節(jié)點本身也帶來了新的挑戰(zhàn)。例如,在為產品選擇FPGA時
采用Virtex-5嵌入式三模以太網MAC進行設計
二十多年來,FPGA 為世人提供了最靈活、適應性極強、快速的設計環(huán)境。早期的 DSP 設計人員發(fā)現,可將一種可再編程的門海用于數字信號處理。如果把內置到 FPGA 架構中的乘法器、加法器和累加單元結合起來,就可以
利用 Virtex-5 SXT 的高性能 DSP 解決方案
本文基于Virtex-5FPGA設計面向未來移動通信標準的Gbps無線通信基站系統(tǒng),具有完全的可重配置性,可以完成MIMO、OFDM及LDPC等復雜信號處理算法,實現1Gbps速率的無線通信。
本文基于Virtex-5FPGA設計面向未來移動通信標準的Gbps無線通信基站系統(tǒng),具有完全的可重配置性,可以完成MIMO、OFDM及LDPC等復雜信號處理算法,實現1Gbps速率的無線通信。
SRIO 正出現在大量新應用中,主要以有線和無線應用中的 DSP 為中心。在 Xilinx 器件中實現 SRIO 架構的主要優(yōu)勢包括:整個 SRIO 端點解決方案的可用性;靈活性和可擴展性,便于使用同樣的硬件和軟件架構制成不同級別的產品;通過新 GTP 收發(fā)器和 65 nm 技術實現了低功耗;通過 CORE Generator 軟件 GUI 工具輕松進行配置;與業(yè)界領先的供應商間的硬件協(xié)同工作能力經過了驗證,支持其器件上的 SRIO 連接; 通過使用 PCIe 和 TEMAC 等集成 I/O 模塊,實現了系統(tǒng)集成,從而降低了總體系統(tǒng)成本。
SRIO 正出現在大量新應用中,主要以有線和無線應用中的 DSP 為中心。在 Xilinx 器件中實現 SRIO 架構的主要優(yōu)勢包括:整個 SRIO 端點解決方案的可用性;靈活性和可擴展性,便于使用同樣的硬件和軟件架構制成不同級別的產品;通過新 GTP 收發(fā)器和 65 nm 技術實現了低功耗;通過 CORE Generator 軟件 GUI 工具輕松進行配置;與業(yè)界領先的供應商間的硬件協(xié)同工作能力經過了驗證,支持其器件上的 SRIO 連接; 通過使用 PCIe 和 TEMAC 等集成 I/O 模塊,實現了
數據損壞是與數據傳輸和存儲有關的首要問題。只要是在通道上傳輸數據,就總會有出現某些錯誤的有限概率。 關鍵是接收模塊要能區(qū)分無錯消息和有錯消息。檢錯有多種方法,其中大多數都是專門為此目的引入冗余位。數
概覽 高端設計工具為少有甚是沒有硬件設計技術的工程師和科學家提供現場可編程門陣列(FPGA)。無論你使用圖形化設計程序,ANSI C語言還是VHDL語言,如此復雜的合成工藝會不禁讓人去想FPGA真實的運作情況。在這個芯
新Virtex-5 FXT 開發(fā)平臺(Xilinx)
新Virtex-5 FXT 開發(fā)平臺(Xilinx)