28-nm Stratix V FPGA突破帶寬瓶頸,同時(shí)降低了系統(tǒng)功耗和成本(Altera)
Altera 公司今天宣布其Stratix® IV GT FPGA 實(shí)現(xiàn)了與Avago公司 的 40G 四通道小型可插拔 (QSFP) 光學(xué)模塊的互操作性。QSFP 光學(xué)模塊在單條光纖電纜鏈路上數(shù)據(jù)速率為 40-Gbps。利用 Stratix IV GT FPGA 中特有的
Altera公司宣布,Stratix IV FPGA通過Interlaken聯(lián)盟的器件通用性測(cè)試。Altera認(rèn)證了與使用Interlaken協(xié)議的第三方組件的高性能FPGA接口。Stratix IV GT FPGA通過6.25-Gbps線速通用性測(cè)試,是業(yè)界唯一支持10 Gbps線
Altera公司宣布,Stratix IV FPGA通過Interlaken聯(lián)盟的器件通用性測(cè)試。Altera認(rèn)證了與使用Interlaken協(xié)議的第三方組件的高性能FPGA接口。Stratix IV GT FPGA通過6.25-Gbps線速通用性測(cè)試,是業(yè)界唯一支持10 Gbps線速
1 引言 DDR3 SDRAM是由JEDEC(電子設(shè)備工程聯(lián)合委員會(huì))制定的全新下一代內(nèi)存技術(shù)標(biāo)準(zhǔn),具有 速度更快、功耗更低、效能更高以及信號(hào)質(zhì)量更好等優(yōu)點(diǎn),對(duì)于解決高速系統(tǒng)(例如某些高速圖 像處理系統(tǒng))設(shè)計(jì)中由于存儲(chǔ)
關(guān)鍵字: XtremeData Stratix IV FPGA XDI dbX Altera公司宣布,XtremeData有限公司下一代dbX系列數(shù)據(jù)庫(kù)平臺(tái)設(shè)計(jì)采用了高性能Stratix IV FPGA,該系列專門用于對(duì)大型數(shù)據(jù)庫(kù)進(jìn)行全面分析和研究。 dbX是含有分析系統(tǒng)
Altera宣布推出其面向 Stratix IV FPGA 的最新開發(fā)套件。Stratix IV E FPGA 開發(fā)套件具有業(yè)界最高密度、最高性能的 FPGA。該套件為用戶提供了全面的設(shè)計(jì)環(huán)境,其中包括迅速開始其高密度原型產(chǎn)品設(shè)計(jì)所需的硬件和軟件
Stratix IV E FPGA 開發(fā)套件(Altera)
Altera公司日前宣布,XtremeData有限公司下一代dbX系列數(shù)據(jù)庫(kù)平臺(tái)設(shè)計(jì)采用了高性能Stratix IV FPGA,該系列專門用于對(duì)大型數(shù)據(jù)庫(kù)進(jìn)行全面分析和研究。 dbX是含有分析系統(tǒng)所有組件的全集成平臺(tái),包括,存儲(chǔ)、計(jì)算、互
Altera公司 宣布,XtremeData有限公司下一代dbX系列數(shù)據(jù)庫(kù)平臺(tái)設(shè)計(jì)采用了高性能Stratix® IV FPGA,該系列專門用于對(duì)大型數(shù)據(jù)庫(kù)進(jìn)行全面分析和研究。 dbX是含有分析系統(tǒng)所有組件的全集成平臺(tái),包括,存儲(chǔ)、計(jì)算
Altera Stratix IVFPGA助推XDI dbX分析平臺(tái)
Altera公司宣布,開始批量發(fā)售40-nm Stratix IV GX EP4SGX230 FPGA。Stratix IV器件于2008年年底發(fā)售,是當(dāng)時(shí)業(yè)界第一款40-nm FPGA,作為唯一能夠量產(chǎn)的40-nm FPGA,該系列繼續(xù)在市場(chǎng)上保持領(lǐng)先地位。Stratix IV系列
Altera宣布,40-nm Stratix® IV E FPGA高端密度范圍增大到業(yè)界領(lǐng)先的820K邏輯單元(LE)。Stratix IV EP4SE820 FPGA是業(yè)界同類產(chǎn)品中密度最大、性能最好、功耗最低的FPGA。EP4SE820 FPGA非常適合各種需要大容量FPG
在串行數(shù)據(jù)傳輸中,數(shù)據(jù)接收端需要一些特定的信息來恢復(fù)出正確的字邊界,以確定串行碼流中哪些比特屬于原始并行數(shù)據(jù)里的同一時(shí)鐘節(jié)拍里的數(shù)據(jù),這一處理過程稱為字對(duì)齊(Word Aligner)。一些標(biāo)準(zhǔn)的協(xié)議會(huì)定義特殊的碼
近年來,隨著集成芯片制造技術(shù)的發(fā)展,可編程邏輯器件(PLD)在速度和集成度兩方面得到了飛速提高。由于它具有功耗低、體積小、集成度高、速度快、開發(fā)周期短、費(fèi)用低、用戶可定義功能及可重復(fù)編程和擦寫等許多優(yōu)點(diǎn),