基于SOPC的USB密碼模塊硬件與固件設(shè)計(jì)
基于SOPC的USB密碼模塊硬件與固件設(shè)計(jì)
在對(duì)G.726語(yǔ)音編解碼標(biāo)準(zhǔn)分析的基礎(chǔ)上給出了基于FPGA的DSP的設(shè)計(jì)流程,利用MATLAB/Simulink、DSP Builer和SOPC Builder工具設(shè)計(jì)了G.726語(yǔ)音編解碼器,通過(guò)仿真實(shí)驗(yàn)驗(yàn)證了所設(shè)計(jì)的編解碼器模型的正確性,實(shí)現(xiàn)了編解碼器在SoPC系統(tǒng)中的綜合。
在對(duì)G.726語(yǔ)音編解碼標(biāo)準(zhǔn)分析的基礎(chǔ)上給出了基于FPGA的DSP的設(shè)計(jì)流程,利用MATLAB/Simulink、DSP Builer和SOPC Builder工具設(shè)計(jì)了G.726語(yǔ)音編解碼器,通過(guò)仿真實(shí)驗(yàn)驗(yàn)證了所設(shè)計(jì)的編解碼器模型的正確性,實(shí)現(xiàn)了編解碼器在SoPC系統(tǒng)中的綜合。
G.726語(yǔ)音編解碼器在SoPC中的實(shí)現(xiàn)
基于 FPGA 的嵌入式系統(tǒng)設(shè)計(jì)為現(xiàn)代電子產(chǎn)品設(shè)計(jì)帶來(lái)了更大的靈活性,以 Altera 公司開(kāi)發(fā)的 Nios II 軟核處理器為核心的SOPC(System on Programmable Chip)系統(tǒng)便是把嵌入式系統(tǒng)應(yīng)用在 FPGA 上的典型例子。
基于SOPC的設(shè)計(jì)思想,引用SOPC Builder在1片F(xiàn)PGA上集成了32位NiosII微處理器、邏輯控制單元IP、CAN總線控制器IP及一些必需的外圍組件,給出邏輯控制模塊的設(shè)計(jì)實(shí)現(xiàn)方案。
基于 FPGA 的嵌入式系統(tǒng)設(shè)計(jì)為現(xiàn)代電子產(chǎn)品設(shè)計(jì)帶來(lái)了更大的靈活性,以 Altera 公司開(kāi)發(fā)的 Nios II 軟核處理器為核心的SOPC(System on Programmable Chip)系統(tǒng)便是把嵌入式系統(tǒng)應(yīng)用在 FPGA 上的典型例子。
基于Nios II內(nèi)核的SOPC開(kāi)發(fā)板的設(shè)計(jì)
SOPC技術(shù)在電力機(jī)車(chē)改造中的應(yīng)用
針對(duì)全自動(dòng)定量稱(chēng)重控制系統(tǒng)所要求的高精度、高可靠性、多功能等特性,給出了基于多Nios II嵌入式軟核處理器的全自動(dòng)定量稱(chēng)重控制系統(tǒng)的可編程片上系統(tǒng)(SOPC)軟硬件設(shè)計(jì)方法。