用FPGA+DSP實(shí)現(xiàn)HDLC(高級(jí)數(shù)據(jù)鏈路控制)功能
引言 E1是我國(guó)電信傳輸網(wǎng)一次群使用的傳輸標(biāo)準(zhǔn),由于我國(guó)的E1資源十分豐富, 這樣的傳輸路徑非常容易獲得,靈活利用現(xiàn)有豐富的E1信道來(lái)傳輸HDLC數(shù)據(jù),可以節(jié)約大量傳輸成本。通常,一路HDLC數(shù)據(jù)僅通過(guò)一路E1信道
闡述了MPC860芯片及其SCC接口的基本工作原理,介紹了在SCC通道上實(shí)現(xiàn)HDLC協(xié)議的基本設(shè)計(jì)思想及具體實(shí)現(xiàn),并給出了主要功能函數(shù)的設(shè)計(jì)流程。 HDLC作為一種基于點(diǎn)到點(diǎn)/多點(diǎn)的數(shù)據(jù)鏈路層協(xié)議,常常用來(lái)連接路
1 引言 隨著電信網(wǎng)絡(luò)迅速發(fā)展,基于軟交換技術(shù)的NGN網(wǎng)絡(luò)應(yīng)運(yùn)而生。在構(gòu)建中,NGN需通過(guò)信令網(wǎng)關(guān)SG與現(xiàn)有的七號(hào)信令網(wǎng)互通,但在物理上采用HDLC格式的E1傳輸。為了維護(hù)NGN網(wǎng)絡(luò),實(shí)現(xiàn)不同采集口的多協(xié)議
MPC860的HDLC通道驅(qū)動(dòng)程序的設(shè)計(jì)與實(shí)現(xiàn)
HDLC(High Level Date Link Control)協(xié)議是通信領(lǐng)域中應(yīng)用最廣泛的協(xié)議之一,它是面向比特的高級(jí)數(shù)據(jù)鏈路控制規(guī)程,具有差錯(cuò)檢測(cè)功能強(qiáng)大、高效和同步傳輸?shù)奶攸c(diǎn)。目前市場(chǎng)上有很多專用的HDLC芯片,但這些芯片大
摘要:詳細(xì)介紹了一個(gè)以應(yīng)答芯片CHR2244為核心的5.8GHz短距離無(wú)線收發(fā)系統(tǒng)的設(shè)計(jì)方案。該設(shè)計(jì)將實(shí)現(xiàn)上行FM,下行AM的無(wú)線數(shù)據(jù)收發(fā)功能。對(duì)天線模塊、射頻收發(fā)模塊和數(shù)據(jù)鏈路控制分別進(jìn)行了的闡述,同時(shí)對(duì)通信過(guò)程也
本文介紹了一種用FPGA實(shí)現(xiàn)的HDLC轉(zhuǎn)E1的協(xié)議控制器,能實(shí)現(xiàn)將速率為N×64Kbps(N=1~124)的HDLC數(shù)據(jù)分接至M路(M=1~4)E1信道中傳輸,并允許各路E1的最大時(shí)延為64ms。討論了E1幀結(jié)構(gòu)設(shè)計(jì)和系統(tǒng)的FPGA實(shí)現(xiàn)方法。
設(shè)計(jì)了一種基于FPGA的HDLC協(xié)議控制系統(tǒng)?該系統(tǒng)可有效利用FPGA片內(nèi)硬件資源,無(wú)需外圍電路,高度集成且操作簡(jiǎn)單。重點(diǎn)對(duì)協(xié)議的CRC校驗(yàn)及“0”比特插入模塊進(jìn)行了介紹,給出了相應(yīng)的VHDL代碼及功能仿真波形圖。
三星ARM處理器S3C4510B的HDLC通道使用及編程
昨天公司終止了我的實(shí)習(xí)合同,離開(kāi)時(shí)和我們總監(jiān)、部門經(jīng)理、組長(zhǎng)及帶我的師傅談了一下,昨天晚上自己也好好反省了一下,有一些感想
世界領(lǐng)先的通信集成電路供應(yīng)商美國(guó)IDT公司日前推出嶄新的SuperJET系列J1/E1/T1收發(fā)器,包括業(yè)界首個(gè)單片八通道高密度芯片,以滿足新一代通信應(yīng)用系統(tǒng)的通用線路卡設(shè)計(jì)要求。SuperJET系列收發(fā)器是在位于上海的IDT 新濤