基于STC8G8K64U雙通道高速ADC采集板
高速ADC電源設(shè)計方案
了解高速ADC的交流特性
解析高速ADC和DAC與FPGA的配合使用
基于DSP的高速AD采集系統(tǒng)設(shè)計與實現(xiàn)
了解高速ADC的數(shù)字輸出選擇
時間交替超高速ADC技術(shù)解析
可編程能力使高速ADC實現(xiàn)更多特性并進行性能折衷
如何挑選一個高速ADC
高速電路設(shè)計指南——ADI芯片ADC DAC以及PCB布局布線
(已壓縮)高速無緩沖 ADC 的反沖
Cadence高速電路板設(shè)計與仿真(信號與電源完整性分析第4版)
電磁兼容在AD高速電路設(shè)計中的應(yīng)用
高速電路設(shè)計與仿真分析:Cadence 實例設(shè)計講解
高云FPGA-高速ADC數(shù)據(jù)采集
采集軟件界面
FPGA+ARM開發(fā)(黑金AX7010開發(fā)板)
FPGA/CPLD+高速AD+TSL1401
探地雷達控制采集系統(tǒng)開發(fā)
500-1500mHZ射頻采集器電路
ZYNQ7020高速AD采集
PCB LAYOUT
高速信號ad采集FPGA處理板PCB布板
01XO
jjsshen
侯森
漩渦銘人
wuyi1981
flamer
ohy3686
LUZHIYONG
liuchnegjie
zqykkkk
vftom3
zss113
李偉億
jhsch
cm1z
EverEin
jejeje
夏洛克柯南
mellonl
我有RPWT
觀看華邦安全閃存技術(shù)研討會,分享你的設(shè)計安全小“芯”思
AVR單片機十日通(下)
PCB阻抗設(shè)計與計算
PID算法
GIT零基礎(chǔ)實戰(zhàn)
內(nèi)容不相關(guān) 內(nèi)容錯誤 其它
本站介紹 | 申請友情鏈接 | 歡迎投稿 | 隱私聲明 | 廣告業(yè)務(wù) | 網(wǎng)站地圖 | 聯(lián)系我們 | 誠聘英才
ICP許可證號:京ICP證070360號 21ic電子網(wǎng) 2000- 版權(quán)所有 用戶舉報窗口( 郵箱:macysun@21ic.com )
京公網(wǎng)安備 11010802024343號