高精度自動(dòng)測(cè)重系統(tǒng)的設(shè)計(jì)
本文提出了一種延遲鎖相環(huán)(Delay -locked loop DLL)的設(shè)計(jì)方案,事實(shí)上,PLL主要是利用其中的鑒相器和濾波器監(jiān)測(cè)反饋時(shí)鐘信號(hào)與輸入時(shí)鐘信號(hào),然后用產(chǎn)生的電壓差控制壓控振蕩器,從而產(chǎn)生一個(gè)近似于輸入時(shí)鐘的信號(hào),最終達(dá)到鎖頻之目的。
本文論述了一種通過(guò)使用雙通道DAC實(shí)現(xiàn)高精度直流電壓源與電流源的方法,不僅兼顧了動(dòng)態(tài)范圍和分辨率,還節(jié)約了成本。
本文采用DSP+FPGA的方案,由硬件控制A/D轉(zhuǎn)換和數(shù)據(jù)存儲(chǔ),最大限度地提高系統(tǒng)的信號(hào)采集和處理能力。
本文采用DSP+FPGA的方案,由硬件控制A/D轉(zhuǎn)換和數(shù)據(jù)存儲(chǔ),最大限度地提高系統(tǒng)的信號(hào)采集和處理能力。
論述GPS精確計(jì)時(shí)系統(tǒng)的基本構(gòu)成及系統(tǒng)功能,介紹以MCS-51型單片機(jī)構(gòu)為核心的高精度時(shí)間顯示系統(tǒng)的具體硬件實(shí)現(xiàn)方法,詳細(xì)闡述系統(tǒng)各種軟件模塊的設(shè)計(jì)思路和執(zhí)行流程。
韓國(guó)漢城大學(xué)一個(gè)研究小組近日成功開(kāi)發(fā)出一種利用現(xiàn)有集成電路生產(chǎn)設(shè)備大量生產(chǎn)納米元器件的技術(shù),成品元器件具有高集成度和高精度。 該技術(shù)可以使用目前標(biāo)準(zhǔn)集成電路生產(chǎn)設(shè)備。研究發(fā)現(xiàn),在硅基片的選定位置覆蓋非
本文介紹了一種利用內(nèi)部帶S-D模數(shù)轉(zhuǎn)換器的單片機(jī)MSP430F4250構(gòu)成的電子天平設(shè)計(jì)方案,這可以大大降低產(chǎn)品的成本,同時(shí)又能滿(mǎn)足設(shè)計(jì)的要求。
在處理時(shí)間更短和器件尺寸更小的需求推動(dòng)下,DEK公司開(kāi)發(fā)出新一代的設(shè)備和工具套裝,能夠?qū)崿F(xiàn)晶圓背面小至25μm的裸晶粘著材料超薄涂層。 傳統(tǒng)的點(diǎn)膠方法和裸晶粘著工藝一直面對(duì)著生產(chǎn)方面的難題,如無(wú)法達(dá)到新的UPH
從功能模塊上看,整個(gè)系統(tǒng)分為GPS測(cè)時(shí)接收系統(tǒng)和時(shí)鐘顯示系統(tǒng)。
該數(shù)據(jù)采集系統(tǒng)成功地組合了多個(gè)AD7714,實(shí)現(xiàn)多路μA級(jí)電流的精密測(cè)量。文中給出相關(guān)電路原理圖和MCS51單片機(jī)與AD7714的接口程序?qū)嵗?
本文介紹了基于FPGA的自帶移相信號(hào)源的相位測(cè)量?jī)x的設(shè)計(jì)。在系統(tǒng)設(shè)計(jì)中研究了DDS信號(hào)源的FPGA實(shí)現(xiàn)方法。
該數(shù)據(jù)采集系統(tǒng)成功地組合了多個(gè)AD7714,實(shí)現(xiàn)多路μA級(jí)電流的精密測(cè)量。文中給出相關(guān)電路原理圖和MCS51單片機(jī)與AD7714的接口程序?qū)嵗?
西門(mén)子自動(dòng)化與驅(qū)動(dòng)集團(tuán)(A&D)正式收購(gòu)了Opto-Control Elektronik Prüfsysteme GmhH。本次收購(gòu)可將高精度自動(dòng)光學(xué)檢測(cè)(AOI)系統(tǒng)納入西門(mén)子SIPLACE表面貼裝技術(shù)業(yè)務(wù)中。Opto-Control公司工藝領(lǐng)先的檢測(cè)系統(tǒng)可實(shí)
本文提出一種方法能夠基于AVR單片機(jī),采用AD9850提供精確到1Hz的頻率信號(hào),不但可以發(fā)生正弦波,也可以發(fā)生方波,從而為要求頻率精度高的企業(yè)解決了難題。
本文描述了如何利用FPGA在系統(tǒng)中實(shí)現(xiàn)高精度相控發(fā)射與接收。所有的發(fā)射和接收參數(shù)PC機(jī)計(jì)算并通過(guò)ISA總線(xiàn)寫(xiě)入FPGA的。