T213計(jì)數(shù)器內(nèi)部由四級(jí)J-K觸發(fā)器串接成四位異步計(jì)數(shù)器,它的管腳外引線排列及功用如圖所示,將T213計(jì)數(shù)器的R01,R02,R03,R04端與QA,QC,QD輸出端連接成各種反饋線路,即可得到按標(biāo)準(zhǔn)的8421碼進(jìn)行的N進(jìn)制計(jì)數(shù)器.
620)this.width=620;" />
實(shí)例的內(nèi)容及目標(biāo)1.實(shí)例的主要內(nèi)容 本節(jié)通過Verilog HDL語言編寫一個(gè)具有“百分秒、秒、分”計(jì)時(shí)功能的數(shù)字跑表,可以實(shí)現(xiàn)一個(gè)小時(shí)以內(nèi)精確至百分之一秒的計(jì)時(shí)。 數(shù)字跑表的顯示可以通過編寫數(shù)碼管顯示程序來實(shí)現(xiàn)
1 引言 目前計(jì)數(shù)器設(shè)計(jì)主要有軟件、硬件電路搭建和EDA技術(shù)編程實(shí)現(xiàn)等多種方式。其中,EDA技術(shù)編程實(shí)現(xiàn)方式由于具有軟件的靈活性和接近硬件電路計(jì)數(shù)器的最高計(jì)數(shù)頻率而應(yīng)用廣泛。但對(duì)于位寬8 bit以上,模式較復(fù)雜