賽普拉斯半導(dǎo)體公司日前宣布,將贊助在北京舉辦的2010年國際現(xiàn)場可編程技術(shù)會(huì)議。該會(huì)議于2010年12月8~10日在清華大學(xué)舉行,會(huì)議日程包括演示、現(xiàn)場培訓(xùn)和設(shè)計(jì)競賽。賽普拉斯將展示其旗艦產(chǎn)品PSoC®可編程片上系統(tǒng)
在半導(dǎo)體行業(yè)眾所矚目的SEMICON China 2010(2010中國國際半導(dǎo)體設(shè)備及材料展)上,賽靈思公司 (Xilinx, Inc. )被國內(nèi)最權(quán)威的電子報(bào)紙中國電子報(bào)授予“2009年度最受中國市場歡迎的半導(dǎo)體品牌”。這是賽靈思公司自
港灣教育推出嵌入式軟件工程師精英班
1.實(shí)驗(yàn)任務(wù) 在8X8 LED點(diǎn)陣上顯示柱形,讓其先從左到右平滑移動(dòng)三次,其次從右到左平滑移動(dòng)三次,再次從上到下平滑移動(dòng)三次,最后從下到上平滑移動(dòng)三次,如此循環(huán)下去。 2.硬件電路連線 (1). 把“單片機(jī)系統(tǒng)”區(qū)域
1.實(shí)驗(yàn)任務(wù) 在8X8 LED點(diǎn)陣上顯示柱形,讓其先從左到右平滑移動(dòng)三次,其次從右到左平滑移動(dòng)三次,再次從上到下平滑移動(dòng)三次,最后從下到上平滑移動(dòng)三次,如此循環(huán)下去。 2.硬件電路連線 (1). 把“單片機(jī)系統(tǒng)”區(qū)域
DSP問世以來,以其強(qiáng)大的功能、合理的價(jià)格已經(jīng)被設(shè)計(jì)者廣泛應(yīng)用。但不同于FPGA器件的是,DSP并不是為現(xiàn)場可編程而開發(fā)的,因此,在嵌入了DSP器件的產(chǎn)品中,如果需要對(duì)產(chǎn)品性能進(jìn)行升級(jí)而需要升級(jí)程序時(shí),往往會(huì)由于現(xiàn)場可
DSP器件的現(xiàn)場可編程技術(shù)
ARM多機(jī)系統(tǒng)通信協(xié)議采用9位方式,其軟件編程與51單片機(jī)有本質(zhì)的區(qū)別。這個(gè)問題困擾著許多工程師,甚至有人認(rèn)為ARM無法實(shí)現(xiàn)9位方式多機(jī)通信。本文給出了ARM7多機(jī)通信采用9位方式的詳細(xì)解決方案。其設(shè)計(jì)思路巧妙,通信可靠性高。
因?yàn)镹I LabVIEW是數(shù)據(jù)流編程語言,開發(fā)者們可以編寫并行的應(yīng)用程序,這些應(yīng)用程序可以直接映射到并行的硬件(如多核心處理器和FPGA等)上以獲得最優(yōu)異的性能。這篇白皮書討論了什么是數(shù)據(jù)流編程以及為什么說NI Lab
Author(s): John Duncalf - 主要單元團(tuán)隊(duì)負(fù)責(zé)人- BAE Systems (英國) James Peter - 技術(shù)總監(jiān)- TBG Solutions (英國)Industry: Government/Defense, Aerospace/AvionicsProducts: Data Acquisition, Distribu
FPGA的在應(yīng)用編程技術(shù)研究
FPGA的在應(yīng)用編程技術(shù)研究
新浪科技訊 北京時(shí)間12月24日消息,美國廣播公司(ABC)網(wǎng)站評(píng)選出了2008年度十大科學(xué)突破,能源與氣候變化領(lǐng)域的有關(guān)研究位居榜首,中國宇航員太空行走、大型強(qiáng)子對(duì)撞機(jī)啟動(dòng)、日本科學(xué)家復(fù)活死老鼠等事件均上榜。
本文針對(duì) CPLD的核心可編程結(jié)構(gòu):P-Term和可編程互連線,采用2.5V、0.25μmCMOS工藝設(shè)計(jì)了功能相近的基于SRAM編程技術(shù)的可重構(gòu)電路結(jié)構(gòu)。
本文以TI公司的54系列DSP為例,通過對(duì)DSP開發(fā)過程的分析和代碼生成機(jī)理的深入研究,找到了一種對(duì)DSP器件進(jìn)行現(xiàn)場編程的方法。
本文以TI公司的54系列DSP為例,通過對(duì)DSP開發(fā)過程的分析和代碼生成機(jī)理的深入研究,找到了一種對(duì)DSP器件進(jìn)行現(xiàn)場編程的方法。
ARM編程技術(shù)匯編
本文在概要介紹ISP以及LonWorks技術(shù)的基礎(chǔ)上,詳細(xì)說明采用基于Neuron芯片的控制節(jié)點(diǎn)實(shí)現(xiàn)對(duì)CPLD進(jìn)行在系統(tǒng)編程的具體方法。