采用現(xiàn)成的射頻(RF)元件和現(xiàn)場(chǎng)可編程門陣列(FPGA)設(shè)計(jì)出既實(shí)用又符合標(biāo)準(zhǔn)的射頻讀卡器。
采用現(xiàn)成的射頻(RF)元件和現(xiàn)場(chǎng)可編程門陣列(FPGA)設(shè)計(jì)出既實(shí)用又符合標(biāo)準(zhǔn)的射頻讀卡器。
基于現(xiàn)場(chǎng)可編程門陣列技術(shù)的射頻讀卡器設(shè)計(jì)
日本產(chǎn)業(yè)技術(shù)綜合研究所22日宣布,該機(jī)構(gòu)研發(fā)的殺毒新技術(shù)利用可擦寫的大規(guī)模集成電路,高速查找電腦病毒,并在病毒侵入計(jì)算機(jī)前將其殺滅。產(chǎn)業(yè)技術(shù)綜合研究所22日發(fā)表的新聞公報(bào)稱,目前常用的殺毒方法是在計(jì)算機(jī)上
本文詳細(xì)介紹了利用VHDL硬件描述語(yǔ)言結(jié)合FPGA設(shè)計(jì)一種數(shù)控延時(shí)器的方法,討論了延時(shí)范圍,分析了延時(shí)誤差,該延時(shí)器的設(shè)計(jì)旨在和DSP相結(jié)合實(shí)現(xiàn)對(duì)延時(shí)信號(hào)的處理。
本文詳細(xì)介紹了利用VHDL硬件描述語(yǔ)言結(jié)合FPGA設(shè)計(jì)一種數(shù)控延時(shí)器的方法,討論了延時(shí)范圍,分析了延時(shí)誤差,該延時(shí)器的設(shè)計(jì)旨在和DSP相結(jié)合實(shí)現(xiàn)對(duì)延時(shí)信號(hào)的處理。