中國(guó)濟(jì)南——2010年4月——全球頻率、信號(hào)調(diào)節(jié)和連接產(chǎn)品首選供應(yīng)商Pericom Semiconductor公司(百利通半導(dǎo)體公司,納斯達(dá)克: PSEM),日前為其最新的Frequency Control Products(頻率控制產(chǎn)品,F(xiàn)CP)晶振制造工廠舉行了
全球頻率、信號(hào)調(diào)節(jié)和連接產(chǎn)品首選供應(yīng)商Pericom Semiconductor公司(百利通半導(dǎo)體公司),日前為其最新的Frequency Control Products(頻率控制產(chǎn)品,F(xiàn)CP)晶振制造工廠舉行了盛大的開幕典禮和廠區(qū)參觀活動(dòng),這家名為山
高速串行接口設(shè)計(jì)的高效時(shí)鐘解決方案
在低成本FPGA中實(shí)現(xiàn)動(dòng)態(tài)相位調(diào)整
11月24日,由《廣州日?qǐng)?bào)·求職廣場(chǎng)》和廣東商學(xué)院就業(yè)指導(dǎo)中心共同主辦的第二場(chǎng)校園巡回講座《做好準(zhǔn)備,規(guī)劃你的職場(chǎng)生涯》開講。廣州移動(dòng)人力資源部副總經(jīng)理李文茵和高德置地集團(tuán)行政人事總監(jiān)戴國(guó)慶,分別作了題為
對(duì)許多包含并行性或可流水化的算法而言,由于裕量連接帶寬可實(shí)現(xiàn)用戶自定義的數(shù)據(jù)通路,這樣,邏輯可在一個(gè)時(shí)鐘周期內(nèi)訪問存儲(chǔ)器或訪問另一個(gè)邏輯塊的結(jié)果,從而使FPGA的持續(xù)性能可接近峰值性能。由于固定架構(gòu)具備預(yù)先確定的用以實(shí)現(xiàn)不同功能的邏輯塊集合,所以可以為FPGA配置支持某種給定算法的最優(yōu)邏輯函數(shù)比例來實(shí)現(xiàn)器件資源的最佳利用。
求職不如謀職
對(duì)許多包含并行性或可流水化的算法而言,由于裕量連接帶寬可實(shí)現(xiàn)用戶自定義的數(shù)據(jù)通路,這樣,邏輯可在一個(gè)時(shí)鐘周期內(nèi)訪問存儲(chǔ)器或訪問另一個(gè)邏輯塊的結(jié)果,從而使FPGA的持續(xù)性能可接近峰值性能。由于固定架構(gòu)具備預(yù)先確定的用以實(shí)現(xiàn)不同功能的邏輯塊集合,所以可以為FPGA配置支持某種給定算法的最優(yōu)邏輯函數(shù)比例來實(shí)現(xiàn)器件資源的最佳利用。
提供便利信息的LED顯示屏竟“發(fā)明”了“13月”,出現(xiàn)了這種錯(cuò)誤到底是操作人員的失誤還是其他的原因。3月15日,有熱心市民反映這一情況。15日早上,市民郭先生和愛人路過位于太原市水西門街的華
PCI Express(PCIe)是嵌入式和其它系統(tǒng)類型的背板間通信的一個(gè)非常理想的協(xié)議。然而,在嵌入式環(huán)境中,背板連接器引腳通常很昂貴,因此,采用點(diǎn)對(duì)點(diǎn)連接的星型結(jié)構(gòu)的PCIe時(shí)鐘分配方案并不理想。本文將討論如何使用一個(gè)
PCI Express(PCIe)是嵌入式和其它系統(tǒng)類型的背板間通信的一個(gè)非常理想的協(xié)議。然而,在嵌入式環(huán)境中,背板連接器引腳通常很昂貴,因此,采用點(diǎn)對(duì)點(diǎn)連接的星型結(jié)構(gòu)的PCIe時(shí)鐘分配方案并不理想。本文將討論如何使用一個(gè)
摘 要:為了保證管道輸送的正常運(yùn)行,對(duì)管道進(jìn)行破壞預(yù)警監(jiān)測(cè)具有極為重要的現(xiàn)實(shí)意義,快速、準(zhǔn)確地判定事發(fā)地點(diǎn)是預(yù)警監(jiān)測(cè)的重要內(nèi)容。設(shè)計(jì)了管道預(yù)警監(jiān)測(cè)及定位的系統(tǒng)方案,分析了其監(jiān)測(cè)定位原理,并指出破壞聲波
摘 要:為了保證管道輸送的正常運(yùn)行,對(duì)管道進(jìn)行破壞預(yù)警監(jiān)測(cè)具有極為重要的現(xiàn)實(shí)意義,快速、準(zhǔn)確地判定事發(fā)地點(diǎn)是預(yù)警監(jiān)測(cè)的重要內(nèi)容。設(shè)計(jì)了管道預(yù)警監(jiān)測(cè)及定位的系統(tǒng)方案,分析了其監(jiān)測(cè)定位原理,并指出破壞聲波
以FPGA為核心控制模塊,搭載MAX1300為數(shù)據(jù)采集模塊,完成8通道、16位精度數(shù)據(jù)采集系統(tǒng)。采集數(shù)據(jù)在FPGA內(nèi)部?jī)?chǔ)存,DSP在適當(dāng)時(shí)刻對(duì)其進(jìn)行讀取以完成伺服控制工作。針對(duì)以往數(shù)據(jù)采集系統(tǒng)的局限,F(xiàn)PGA內(nèi)部對(duì)所采集數(shù)據(jù)進(jìn)行預(yù)處理,減輕了CPU數(shù)據(jù)處理強(qiáng)度和負(fù)擔(dān)。詳細(xì)介紹了各芯片硬件電路設(shè)計(jì),給出FPGA內(nèi)部各功能模塊邏輯圖。
以FPGA為核心控制模塊,搭載MAX1300為數(shù)據(jù)采集模塊,完成8通道、16位精度數(shù)據(jù)采集系統(tǒng)。采集數(shù)據(jù)在FPGA內(nèi)部?jī)?chǔ)存,DSP在適當(dāng)時(shí)刻對(duì)其進(jìn)行讀取以完成伺服控制工作。針對(duì)以往數(shù)據(jù)采集系統(tǒng)的局限,F(xiàn)PGA內(nèi)部對(duì)所采集數(shù)據(jù)進(jìn)行預(yù)處理,減輕了CPU數(shù)據(jù)處理強(qiáng)度和負(fù)擔(dān)。詳細(xì)介紹了各芯片硬件電路設(shè)計(jì),給出FPGA內(nèi)部各功能模塊邏輯圖。
DS1994L由Maxim的6英寸晶圓廠生產(chǎn),所采用的制造工藝已經(jīng)過時(shí)并且已經(jīng)廢除。因此,為了避免舊器件向新工藝移植造成的高開發(fā)成本,Maxim實(shí)施了DS1994L的最后一次采購,鼓勵(lì)該器件的所有用戶采用替代產(chǎn)品。 引言
DS1994L由Maxim的6英寸晶圓廠生產(chǎn),所采用的制造工藝已經(jīng)過時(shí)并且已經(jīng)廢除。因此,為了避免舊器件向新工藝移植造成的高開發(fā)成本,Maxim實(shí)施了DS1994L的最后一次采購,鼓勵(lì)該器件的所有用戶采用替代產(chǎn)品。 引言
更高速的 ADC 在轉(zhuǎn)換器輸出和接收機(jī)輸入之間有嚴(yán)格的時(shí)序要求;知道如何利用產(chǎn)品說明書數(shù)字來保證無錯(cuò)誤數(shù)字傳輸。最近幾年,高速、高精度的模數(shù)轉(zhuǎn)換器 (ADC) 變得疾速。在 2006 年,一款業(yè)界一流的 12-位轉(zhuǎn)換器才達(dá)
PCI Express (PCIe)是嵌入式和其它系統(tǒng)類型的背板間通信的一個(gè)非常理想的協(xié)議。然而,在嵌入式環(huán)境中,背板連接器引腳通常很昂貴。因此,采用點(diǎn)對(duì)點(diǎn)連接的星型結(jié)構(gòu)的PCIe時(shí)鐘分配方案就變得并不理想。本文將討論如
嵌入式系統(tǒng)的PCI Express時(shí)鐘分配