設(shè)計(jì)人員可通設(shè)置時(shí)序約束來滿足芯片設(shè)計(jì)的具體時(shí)序需求。物理綜合工具可通過布局布線滿足這些時(shí)序約束。一個(gè)非常常見且重要的時(shí)序約束條件與最大時(shí)鐘頻率密切相關(guān),我們通常稱其為周期約束。在Xilinx ISE工具套件
很多人都知道,抖動(dòng)(這是時(shí)鐘邊沿不確定性)是不好的現(xiàn)象,其不僅可導(dǎo)致噪聲增加,而且還會(huì)降低數(shù)據(jù)轉(zhuǎn)換器的有效位數(shù) (ENOB)。例如,如果系統(tǒng)需要 100MHz 14(最小值)位的 ENOB,我們就需要抖動(dòng)小于 80 飛秒的時(shí)鐘!這
本文針對(duì)用單片機(jī)制作電子鐘或要求根據(jù)時(shí)鐘啟控的控制系統(tǒng)時(shí),出現(xiàn)的校準(zhǔn)了的電子時(shí)鐘的時(shí)間竟然變快或是變慢了的情況而提出的一種解決方案?! 纹瑱C(jī)應(yīng)用中,常常會(huì)
PCI Express (PCIe)是嵌入式和其它系統(tǒng)類型的背板間通信的一個(gè)非常理想的協(xié)議。然而,在嵌入式環(huán)境中,背板連接器引腳通常很昂貴。因此,采用點(diǎn)對(duì)點(diǎn)連接的星型結(jié)構(gòu)的PCIe時(shí)
1.顯示時(shí)鐘[root@****~]# clock --show2008年05月06日 星期二 11時(shí)21分09秒 -0.223408 seconds2.配置 時(shí)鐘(clock --set --date=“月/日/年 時(shí):分:秒")[root@**** ~
引 言μC/OS-II操作系統(tǒng)是建立在微內(nèi)核基礎(chǔ)上的實(shí)時(shí)操作系統(tǒng),搶占式多任務(wù)、微內(nèi)核、移植性好等特點(diǎn),使其在諸多領(lǐng)域都有較好的應(yīng)用。在μC/OS-II 2.83及其以后的版本
MEMS振蕩器供應(yīng)商SiTime日前宣布其完成了最新一輪2500萬美元融資。目前SiTime累計(jì)融資額超過了5000萬美元,其表示目前已占有80%基于MEMS時(shí)鐘市場(chǎng)份額。SiTime CEO Rajesh
STM32的庫(kù)函數(shù)操作給設(shè)計(jì)開發(fā)人員帶來了諸多的便利,開發(fā)人員不必十分了解STM32的內(nèi)部寄存器及硬件機(jī)制,只要有C語(yǔ)言基礎(chǔ),即可完成單片機(jī)的開發(fā),縮短了開發(fā)周期,降低了開發(fā)難度,因而備受工程師喜愛?;趲?kù)函數(shù)的
32.768kHz微功率時(shí)鐘振蕩器電路
引言分頻器在CPLD/FPGA設(shè)計(jì)中使用頻率比較高,盡管目前大部分設(shè)計(jì)中采用芯片廠家集成的鎖相環(huán)資源 ,但是對(duì)于要求奇數(shù)倍分頻(如3、5等)、小數(shù)倍(如2.5、3.5等)分頻、占空比50%的應(yīng)用場(chǎng)合卻往往不能滿足要求。硬件工程
不斷增長(zhǎng)的低功率電子設(shè)備需求在消費(fèi)、工業(yè)和汽車市場(chǎng)的各個(gè)角落隨處可見,無論應(yīng)用是由市電供電還是電池供電。不斷上漲的能源成本、更高的競(jìng)爭(zhēng)基準(zhǔn)要求和日益嚴(yán)格的立法控制只是對(duì)最新一代電子產(chǎn)品提出更高功效要求
移位寄存器SN74LS164N內(nèi)部結(jié)構(gòu)
21ic訊 ECS Inc. International宣布推出ECSpressCON™ 系列可配置振蕩器產(chǎn)品。ECS Asia Pacific Limited首席執(zhí)行官Herb Chaney指出:“ECSpressCON™作為目前市場(chǎng)上的同級(jí)最佳硅基可配置時(shí)鐘振蕩器產(chǎn)
21ic訊 硅基頻率控制產(chǎn)品的全球創(chuàng)新領(lǐng)導(dǎo)廠商和制造廠商ECS Inc. International宣布推出ECSpressCON™ 系列可配置振蕩器產(chǎn)品。ECS Asia Pacific Limited首席執(zhí)行官Herb Chaney指出:“ECSpressCON™作
硅基頻率控制產(chǎn)品的全球創(chuàng)新領(lǐng)導(dǎo)廠商和制造廠商ECS Inc. International,宣布任命Herb Chaney先生擔(dān)任ECS Asia Pacific Limited首席執(zhí)行官。Chaney表示:“我非常高興加入這家前景理想的企業(yè),通過在中國(guó)香港
摘要:隨著石油勘探的發(fā)展,在地震勘探儀器中越來越需要高精度的同步技術(shù)來支持高效采集?;谶@種目的,采用FPGA技術(shù)設(shè)計(jì)了一種時(shí)鐘恢復(fù)以及系統(tǒng)同步方案,并完成了系統(tǒng)的固件和嵌入式軟件設(shè)計(jì)。通過室內(nèi)測(cè)試、野外
在傳統(tǒng)設(shè)計(jì)中,所有計(jì)算機(jī)運(yùn)算(算法、邏輯和存儲(chǔ)進(jìn)程)都參考時(shí)鐘同步執(zhí)行,時(shí)鐘增加了設(shè)計(jì)中的時(shí)序電路數(shù)量。在這個(gè)電池供電設(shè)備大行其道的移動(dòng)時(shí)代,為了節(jié)省每一毫瓦
21ic訊 高性能模擬與混合信號(hào)IC領(lǐng)導(dǎo)廠商Silicon Labs(芯科實(shí)驗(yàn)室有限公司, NASDAQ:SLAB)今日宣布針對(duì)高速網(wǎng)絡(luò)、通信和數(shù)據(jù)中心等當(dāng)今互聯(lián)網(wǎng)基礎(chǔ)設(shè)施的根基,推出業(yè)界最高頻率靈活性和領(lǐng)先抖動(dòng)性能的時(shí)鐘解決方案。S
時(shí)鐘節(jié)拍是特定的周期性中斷。這個(gè)中斷可以看作是系統(tǒng)心臟的脈動(dòng)。中斷之間的時(shí)間間隔取決于不同的應(yīng)用,一般在10mS到200mS之間。時(shí)鐘的節(jié)拍式中斷使得內(nèi)核可以將任務(wù)延時(shí)若
[b]1 系統(tǒng)中斷與時(shí)鐘節(jié)拍 [/b]1.1 系統(tǒng)中斷 中斷是一種硬件機(jī)制,用于通知CPU有個(gè)異步事件發(fā)生了。中斷一旦被系統(tǒng)識(shí)別,CPU則保存部分(或全部)現(xiàn)場(chǎng)(context),即部分(