隨著網(wǎng)絡的迅速發(fā)展,信息安全越來越重要,信息認證是驗證收到信息來源和內(nèi)容的基本技術。常用的信息驗證碼是使用單向散列函數(shù)生成驗證碼,安全散列算法SHA-1使用在是因特網(wǎng)協(xié)議安全性(IPSec)標準中。在設計中使用FPGA高速實現(xiàn)SHA-1認證算法,以PCI卡形式處理認證服務。
當我們使用瀏覽器在Internet這個高速公路縱橫馳騁時,需要用到諸如http、FTP之類的傳輸控制協(xié)議來準確尋找資源,獲取文件,這類傳輸控制協(xié)議就好象是公路上的交通標志一樣,如果你不了解它,將無法到達你希望去的地方。下面筆者就來說說這方面的問題,希望能給初次沖浪的朋友帶來一些方便。
經(jīng)過20多年的努力后,在工藝技術進步和市場需求的推動下,“大器晚成”的FPGA終于從外圍邏輯應用進入到信號處理系統(tǒng)核心。在多個應用場合擊敗ASIC后,現(xiàn)在FPGA廠商又開始將目光瞄向了一向是親密戰(zhàn)友的DSP陣營。
視頻、影像和電信市場的標準推動了異構可重配置DSP硬件平臺的使用。在本文中這些平臺包括DSP處理器和FPGA,它們提供的現(xiàn)成硬件解決方案可以解決視頻、影像和電信設計中的重大難題,同時又不失差異化設計所需的足夠的可定制性。
數(shù)字信號處理器具有高效的數(shù)值運算能力,并能提供良好的開發(fā)環(huán)境,而可編程邏輯器件具有高度靈活的可配置性。本文描述了通過采用TMS320C32浮點DSP和可編程邏輯器件(FPGA)的組合運用來構成高速高精運動控制器, 該系統(tǒng)通過B樣條插值算法對運動曲線進行平滑處理以及運用離散PID算法對運動過程加以控制。
MediaWrap 是一個很小的 Firefox 擴展。它能夠?qū)?ActiveX 控件方式的網(wǎng)頁內(nèi)嵌媒體轉(zhuǎn)換成 Firefox 能夠支持的 Plugin 方式,從而使 Firefox 也能夠象 IE 一樣正常播放 Wmplayer、Rmplayer、QtPlayer 和 FlashPlayer 格式的媒體文件。
目前國內(nèi)急需一種能夠?qū)﹄娀鸸て返陌l(fā)火過程進行實時無損耗監(jiān)測的方法和手段,并根據(jù)監(jiān)測結果對火工品的可靠性進行準確的判決和認證,解決科研和生產(chǎn)過程中的具體問題。本系統(tǒng)采用感應式線圈作為非接觸式啟爆電流的啟爆裝置,并采用高速A/D、FPGA、DSP等先進的集成電路實現(xiàn)了電火工品的無損耗檢測。其主要目的是:第一,解決電火工品可靠性試驗中微秒級瞬態(tài)信號的檢測、處理和存儲技術;第二,為可靠性試驗提供一種在線的無損耗實時檢測系統(tǒng),以便對電火工品的發(fā)火全過程進行監(jiān)測;第三,為電火工品的發(fā)火可靠性認證和評估提供真實的評價依
介紹了利用現(xiàn)場可編程邏輯門陣列FPGA實現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結構和優(yōu)化方法。重點介紹了DDS技術在FPGA中的實現(xiàn)方法,給出了采用ALTERA公司的ACEX系列FPGA芯片EP1K30TC進行直接數(shù)字頻率合成的VHDL源程序。
信號處理是連接現(xiàn)實世界和數(shù)字運算世界的橋梁。隨著用數(shù)字信號處理實現(xiàn)的算法變得日益復雜,對這些算法的性能要求呈指數(shù)上升。針對成本敏感的大批量設備,比如蜂窩電話、機頂盒和電腦圖形卡等,這一要求正在大力推動非常特殊的特殊應用標準產(chǎn)品(ASSP)的開發(fā)。然而對許多其它設備來說,實現(xiàn)高性能數(shù)字信號處理的唯一選擇是通用數(shù)字信號處理器(DSP)以及最新的現(xiàn)場可編程門陣列(FPGA)。
介紹了DDFS的原理和Altera公司的FPGA器件ACEX 1K的主要特點,給出了用ACEX 1K系列器件EP1K10TC144-1實現(xiàn)數(shù)字頻率合成器的工作原理、設計思路、電路結構和仿真結果。
在實際的測量測試系統(tǒng)中,用戶有時希望能夠?qū)崟r顯示數(shù)據(jù),而有時又希望動態(tài)的測試數(shù)據(jù)能夠存人數(shù)據(jù)庫,以備后續(xù)分析和處理。本文為用戶設計的電機轉(zhuǎn)子振動特性參數(shù)測試系統(tǒng)中,采用基于LabVIEW和PCI的虛擬儀器測試系統(tǒng),通過控制轉(zhuǎn)子振動模擬調(diào)速器-調(diào)理器對撓性轉(zhuǎn)子軸系的強迫振動和自激振動的特性參數(shù)進行采集和處理。
CPLD為設計任務從最簡單的PAL綜合設計到先進的實時硬件現(xiàn)場升級提供了全套的解決方法。本文討論如何使用Xilinx公司的CPLD器件XC9500LV實現(xiàn)PLX9054的局部總線 (local bus)和DSP的HPI口之間的實時通信。采用這種設計可以以單字或DMA方式完成主機與DSP之間的高速數(shù)據(jù)傳輸,傳輸速率達到16Mb/s??梢詰糜趯崟r的圖形、圖像及動畫處理場合。
提出了基于歐氏算法和頻譜分析相結合的RS碼硬件編譯碼方法;利用FPGA芯片實現(xiàn)了GF(2 8)上最高速率為50Mbps、最大延時為640ns的流式譯碼方案,滿足了高速率的RS編譯碼需求。
Virtex-5 LXT 平臺為創(chuàng)建占位空間更小的系統(tǒng)級多端口1Gbps 和10Gbps TCP卸載引擎 (TOE) 奠定基礎
電子產(chǎn)品中數(shù)字信號處理(DSP)芯片的使用率正急劇增加。現(xiàn)場可編程門陣列(FPGA)可支持數(shù)百萬個門,并以DSP為中心,這種特性使其性能比標準的DSP芯片有了大幅提升。此外,F(xiàn)PGA還可進行中小型批量生產(chǎn),能支持非常強大的原型設計與驗證技術,以實現(xiàn)DSP算法的實時仿真。但為FPGA和ASIC創(chuàng)建可移植性算法IP也面臨著諸多挑戰(zhàn)與要求。
隨著數(shù)字融合的進一步發(fā)展,系統(tǒng)的設計和實現(xiàn)需要更大的靈活性,以解決將完全不同的標準和要求集成為同類產(chǎn)品時引發(fā)的諸多問題。本文介紹FPGA在視頻處理中的應用,與ASSP和芯片組解決方案相比,F(xiàn)PGA可根據(jù)當前(中國)設計工程師的實際需求提供不同層次的靈活性,并保持明顯優(yōu)于傳統(tǒng)DSP的性能。
介紹了以圖形化編程語言LabVIEW為應用程序開發(fā)平臺的USB數(shù)據(jù)采集處理系統(tǒng)的設計,并給出了LabVIEW對外部動態(tài)鏈接庫的調(diào)用方法以及USB驅(qū)動程序的設計方法。
介紹由美國TI公司的數(shù)字信號處理器TMS320LF2407A和SGS公司的步進電機驅(qū)動芯片PBL3717A構成的兩相混合式步進電機的控制系統(tǒng)。步進電機是數(shù)字控制系統(tǒng)中的一種重要執(zhí)行元件,廣泛應用于各種控制系統(tǒng)中。它是一種將電脈沖信號轉(zhuǎn)換為位移或轉(zhuǎn)速的控制電機,輸入一個脈沖信號,電機就轉(zhuǎn)動一個角度或前進一步。
在當前信息化、數(shù)字化進程中,信號作為信息的傳輸和處理對象,逐漸由模擬信號變成數(shù)字信號。信息化的基礎是數(shù)字化,而數(shù)字化的核心技術之一就是數(shù)字信號處理。數(shù)字信號處理技術已成為人們?nèi)找骊P注的并得到迅速發(fā)展的前沿技術。DSP作為一種特別適合于進行數(shù)字信號處理運算的微處理器,憑借其獨特的硬件結構和出色的數(shù)字信號處理能力,廣泛應用于通訊、語言識別、圖像處理、自動控制等領域。
語音識別片上系統(tǒng)可以實現(xiàn)簡單的人機交互和語音控制,在家電、玩具及各種人機交互系統(tǒng)中有著廣泛的應用前景。本文結合漢語語音特點,在TMS320VC5507芯片上實現(xiàn)了高性能特定人與非特定人中小詞匯量孤立詞識別系統(tǒng)。采用基于循環(huán)緩沖區(qū)的端點檢測算法,雙緩沖區(qū)的傳輸方式用于語音錄制和回放,分別采用降低特征維數(shù)的DTW算法和基于連續(xù)隱含馬爾可夫模型(CDHMM)的多級搜索算法作為核心識別算法,并給出實驗結果。