數(shù)字信號控制器的新進(jìn)展
麥克風(fēng)陣列信號采集系統(tǒng)的設(shè)計(jì)
摘要:介紹了采用TechWell公司的TW2834芯片實(shí)現(xiàn)運(yùn)動檢測的軟硬件設(shè)計(jì)方法,給出了用TW2834實(shí)現(xiàn)運(yùn)動參數(shù)檢測的設(shè)計(jì)要點(diǎn),同時對應(yīng)用SST89E516RD2單片機(jī)和TW2834進(jìn)行運(yùn)動檢測的優(yōu)點(diǎn)進(jìn)行了分析總結(jié)。 關(guān)鍵詞:視頻監(jiān)控
通過前面的學(xué)習(xí),我們對單片機(jī)的硬件結(jié)構(gòu)已有了一定的了解,下面,我們將與大家一起來學(xué)習(xí)單片機(jī)的匯編指令系統(tǒng)。所謂指令,就是規(guī)定計(jì)算機(jī)進(jìn)行某種操作的命令。計(jì)算機(jī)按程序一條一條地依次執(zhí)行指令,從而完成指定任
我們大概的了解了單片機(jī)的結(jié)構(gòu)、特點(diǎn),下面我們主要講解單片機(jī)如何工作,有那些工作方式。單片機(jī)共有復(fù)位、程序執(zhí)行、低功耗和編程與加密四種工作方式,下面分別加以介紹。1.復(fù)位方式(1)為什么要復(fù)位大家知道,單片機(jī)
當(dāng)?shù)貢r間10月25-27日,ARM在美國加州圣克拉拉舉行了一場技術(shù)大會“ARM TechCon 2011”,正式宣布了自己的第一款64位處理器架構(gòu)“ARMv8”。ARM公司院士、首席架構(gòu)師Richard Grisenthwaite隨即對新架構(gòu)做了比較深入的技
基于Xtensa可配置處理器技術(shù)的視頻加速引擎開發(fā)技術(shù)
CS5463可以通過使用低成本的分壓電阻器或電壓互感器測量電壓,使用分流器或電流互感器測量電流。從而計(jì)算出有功功率,因此該電路特別適用于開發(fā)單相2線、3線用電表。與上代的CS5460相比,CS5463還能提供視在功率、無
DataAbort簡單分析
單片機(jī)按字長來分類主要有以下幾類:1.4位單片機(jī)4 位單片機(jī)的控制功能較弱,CPU 一次只能處理4 位二進(jìn)制數(shù)。這類單片機(jī)常用于計(jì)算器、各種形態(tài)的智能單元以及作為家用電器中的控制器。典型產(chǎn)品有NEC 公司的UPD 75&tim
摘要: 分析了8096系列中的80196單片機(jī)在電力系統(tǒng)配電變壓器智能檢測終端設(shè)備中的人機(jī)交互界面接口應(yīng)用問題, 通過實(shí)例詳細(xì)介紹了該類單片機(jī)與觸摸屏芯片的軟、硬件接口的應(yīng)用技巧, 分析了其工作特性, 指出在應(yīng)用中
讓我們先來復(fù)習(xí)一下我們學(xué)過的一些指令:MOV P1,#0FFH,MOV R7,#0FFH這些指令都是將一些數(shù)據(jù)送到相應(yīng)的位置中去,為什么要送數(shù)據(jù)呢?第一個因?yàn)樗腿氲臄?shù)可以讓燈全滅掉,第二個是為了要實(shí)現(xiàn)延時,從這里我們可以看
當(dāng)前計(jì)算機(jī)幾乎毫無例外地采用了如圖所示的層次式存儲結(jié)構(gòu),目的是為了兼顧存儲容量和存儲速度。在圖中,以處理器為中心,計(jì)算機(jī)系統(tǒng)的存儲依次為寄存器、高速緩存、主存儲器、磁盤緩存、磁盤和可移動存儲介質(zhì)等7個層
隨著信息技術(shù)的發(fā)展,網(wǎng)絡(luò)通信、信息安全和信息家電產(chǎn)品的普及,嵌入式MCU正是所有這些信息產(chǎn)品中必不可少的部件。目前國內(nèi)一些科研院校和半導(dǎo)體公司都在致力于研發(fā)自主設(shè)計(jì)的嵌入式微控制器,這對我國的半導(dǎo)體產(chǎn)業(yè)、
現(xiàn)代處理器為了更好的支持高級編程語言的高效編譯,通常處理器所擁有的通用寄存器的數(shù)目都有16個甚至32個之多,如此多的寄存器在比較復(fù)雜的應(yīng)用程序上實(shí)現(xiàn)深度嵌套調(diào)用的時候,為了保證程序的正確執(zhí)行,寄存器要頻繁
摘 要:通用異步串行接口(Universal AsynchrONous Receiver TraNSmitter,UART)在通信、控制等領(lǐng)域得到了廣泛應(yīng)用。根據(jù)UART接口特點(diǎn)和應(yīng)用需求,以提高VHDL設(shè)計(jì)的穩(wěn)定性和降低功耗為目標(biāo),本文討論了UART接口中時鐘
CS5463可以通過使用低成本的分壓電阻器或電壓互感器測量電壓,使用分流器或電流互感器測量電流。從而計(jì)算出有功功率,因此該電路特別適用于開發(fā)單相2線、3線用電表。與上代的CS5460相比,CS5463還能提供視在功率、無
摘 要:EDA技術(shù)是現(xiàn)代電子設(shè)計(jì)技術(shù)的核心,它在現(xiàn)代集成電路設(shè)計(jì)中占據(jù)重要地位。隨著深亞微米與超深亞微米技術(shù)的迅速發(fā)展,F(xiàn)PGA設(shè)計(jì)越來越多地采用基于VHDL的設(shè)計(jì)方法及先進(jìn)的EDA工具。本文詳細(xì)闡述了EDA技術(shù)與FPGA
圖中所示的電路是一個三位轉(zhuǎn)速計(jì),用來測量重復(fù)時間間隔為0.235至15秒內(nèi)的低頻信號。轉(zhuǎn)速計(jì)的轉(zhuǎn)速為每分鐘4至255轉(zhuǎn),它應(yīng)用在那些醫(yī)療設(shè)備,這些醫(yī)療設(shè)備中,用來測量心跳率、呼吸率、電解磨削、腦電圖、低轉(zhuǎn)速電機(jī)轉(zhuǎn)
隨著FPGA設(shè)計(jì)越來越復(fù)雜,芯片內(nèi)部的時鐘域也越來越多,使全局復(fù)位已不能夠適應(yīng)FPGA設(shè)計(jì)的需求,更多的設(shè)計(jì)趨向于使用局部的復(fù)位。本節(jié)將會從FPGA內(nèi)部復(fù)位“樹”的結(jié)構(gòu)來分析復(fù)位的結(jié)構(gòu)。我們的復(fù)位線將會