高性能系統(tǒng)設(shè)計師在滿足關(guān)鍵時序余量的同時要力爭獲得更高性能,而存儲器">存儲器接口設(shè)計則是一項艱巨挑戰(zhàn)。雙倍數(shù)據(jù)速率SDRAM和4倍數(shù)據(jù)速率SDRAM都采用源同步接口來把數(shù)據(jù)和時鐘(或選通脈沖)由發(fā)射器
由于線路速率繼續(xù)增長,DDR SDRAM在網(wǎng)絡(luò)應(yīng)用中正在被廣泛地采用。不斷增加的系統(tǒng)帶寬要求正在推動存儲器接口速度提高,而成本仍不斷壓低。LatticeEC FPGA系列的專門而靈活的DDR能力使設(shè)計者擁有滿足下一代存儲器
SN75370是一種單片集成讀/寫接口電路,可用于4062以及同類型的MOS RAM與TTL電路之間的輸入/輸出接口。它能直接與4062等類似MOS RAM的I/O接口,寫入操作時,驅(qū)動器可提供一互補的高電壓輸出,讀出操作靈敏度高,TT
通過對高性能浮點DSP處理器TMS320C32的外部存儲器接口的研究,介紹其存儲器結(jié)構(gòu)的特點,并根據(jù)其特點給出3種設(shè)計方案。
通過對高性能浮點DSP處理器TMS320C32的外部存儲器接口的研究,介紹其存儲器結(jié)構(gòu)的特點,并根據(jù)其特點給出3種設(shè)計方案。
如何設(shè)計TMS320C32 DSP的存儲器接口
基于FPGA、ASIC和ASSP控制器的設(shè)計所采用的傳統(tǒng)方法是使用鎖相環(huán)或延遲鎖定環(huán)電路,以保證在源時鐘和用于捕捉數(shù)據(jù)的時鐘間具有固定的相移或延時。
介紹美國Cygnal公司生產(chǎn)的C8051F02X系列單片機的外部存儲器接口、I/O端口配置方法和有關(guān)注意的問題。