本文主要研究了代碼加速和代碼轉(zhuǎn)換到硬件協(xié)處理器的方法。
本文論述了一個實現(xiàn)MIPS 4Kc指令集CPU中系統(tǒng)控制協(xié)處理器的設(shè)計,包括對特權(quán)寄存器寫操作的實現(xiàn),精確異常處理機制和全定制后端物理設(shè)計。
隨著各類用戶對提升處理器性能的需求越來越強烈,多核這一始于服務(wù)器高端領(lǐng)域的技術(shù)開始逐漸升溫;65納米技術(shù)的應(yīng)用更是為多核走向個人電腦、消費電子">消費電子等領(lǐng)域鋪平了道路。Intel公司現(xiàn)任CEO歐德寧在2004年秋
多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
單片機協(xié)處理器能分擔(dān)主處理器的部分工作,使電力測控系統(tǒng)在運行速度、功能需求等性能上有明顯的改善。