引言對(duì)于電流在25 A左右的低壓轉(zhuǎn)換器應(yīng)用而言,單相降壓控制器非常有效。若電流再大的話(huà),功耗和效率就開(kāi)始出現(xiàn)問(wèn)題。一種較好的方法是使用多相降壓控制器。本文將簡(jiǎn)單比較
7月16日消息,京東集團(tuán)CEO在參加美國(guó)財(cái)富頭腦風(fēng)暴科技論壇上,在美國(guó)主持人問(wèn)到與阿里巴巴相比京東的優(yōu)勢(shì)時(shí),劉強(qiáng)東再次語(yǔ)出驚人:我們只賣(mài)真貨。
差分信號(hào)(Differential Signal)在高速電路設(shè)計(jì)中的應(yīng)用越來(lái)越廣泛,電路中最關(guān)鍵的信號(hào)往往都要采用差分結(jié)構(gòu)設(shè)計(jì)。何為差分信號(hào)?通俗地說(shuō),就是驅(qū)動(dòng)端發(fā)送兩個(gè)等值、反相的信號(hào),接收端通過(guò)比較這兩個(gè)電壓的差值來(lái)
EPS應(yīng)急電源可以說(shuō)是近兩年才迅猛發(fā)展起來(lái)的一個(gè)新興產(chǎn)業(yè),相比于發(fā)展成熟的UPS而言,有相同之處,也有不同之處。其相同點(diǎn)在于都具備在市電故障(中斷)情況下繼續(xù)向負(fù)載提
Xilinx ESL計(jì)劃為傳統(tǒng)的DSP系統(tǒng)設(shè)計(jì)人員帶來(lái)功能強(qiáng)大的FPGA協(xié)處理器 傳統(tǒng)的、基于通用DSP處理器并運(yùn)行由C語(yǔ)言開(kāi)發(fā)的算法的高性能DSP平臺(tái),正在朝著使用FPGA預(yù)處理器和/或協(xié)處理器的方向發(fā)展。這一最新發(fā)展能夠?yàn)楫a(chǎn)品
愛(ài)特梅爾公司(Atmel Corp)表示,該公司將量產(chǎn)一種新的可定制金屬可編程32位基于ARM的微控制器,這種微處理器被稱(chēng)為可定制愛(ài)特梅爾處理器(Customizable Atmel Processors, CAP)。愛(ài)特梅爾的ASIC的市場(chǎng)營(yíng)銷(xiāo)總監(jiān)Jay Joh
傳統(tǒng)上由高密度FPGA及CPLD電源管理設(shè)計(jì)">CPLD器件和低容量FPGA支持的應(yīng)用現(xiàn)在有了一個(gè)新的選擇,即Lattice半導(dǎo)體公司開(kāi)發(fā)的MachXO系列邏輯器件,它具有更低成本和更多的性能。Lattice利用一個(gè)基于查找表的邏輯結(jié)構(gòu)的
目前在整個(gè)市場(chǎng)中數(shù)字電源技術(shù)所占的比例正在逐步增長(zhǎng),不過(guò),隨著越來(lái)越多的系統(tǒng)開(kāi)發(fā)商采用這種技術(shù),數(shù)字技術(shù)似乎正在成為電源系統(tǒng)設(shè)計(jì)的新趨勢(shì)。 模擬開(kāi)關(guān)式電源已經(jīng)使
平面式高壓MOSFET的結(jié)構(gòu)圖1顯示了一種傳統(tǒng)平面式高壓MOSFET的簡(jiǎn)單結(jié)構(gòu)。平面式MOSFET通常具有高單位芯片面積漏源導(dǎo)通電阻,并伴隨相對(duì)更高的漏源電阻。使用高單元密度和大管
與傳統(tǒng)儀器相比虛擬儀器具有以下3個(gè)特點(diǎn)。 1.不強(qiáng)調(diào)物理上的實(shí)現(xiàn)形式 虛擬儀器通過(guò)軟件功能來(lái)實(shí)現(xiàn)數(shù)據(jù)采集與控制、數(shù)據(jù)處理與分析及數(shù)據(jù)的顯示這3部分的物理功能。其充分利用計(jì)算機(jī)系統(tǒng)強(qiáng)大的數(shù)據(jù)處理能力,在基本硬
許多嵌入式ARM處理器的系統(tǒng)都是基于電池供電的能量供應(yīng)方式,而處理器的功耗對(duì)于整個(gè)SoC芯片至關(guān)重要,因此ARM處理器的低功耗優(yōu)勢(shì)可以充分節(jié)省能量消耗??傊?,當(dāng)前的典型功耗的電流圖并不依賴(lài)于標(biāo)準(zhǔn)
水分測(cè)定儀是目前測(cè)定水分最直接、快速的儀器,應(yīng)用范圍十分廣闊,涉及醫(yī)藥、塑膠、冶金、礦山、煤炭、建材、化工、食品、糧食、飼料、種子、菜籽、茶葉、農(nóng)林、造紙、橡膠、紡織等行業(yè)中的生產(chǎn)與實(shí)
本白皮書(shū)介紹為什么電信帶寬和基礎(chǔ)設(shè)施促進(jìn)了FPGA功能的增強(qiáng),以及ASIC和ASSP面臨的商業(yè)挑戰(zhàn),可編程邏輯器件(PLD)定制方法是怎樣支持FPGA功能的跨越式發(fā)展。本文還簡(jiǎn)要介紹
為保持“連通和觸控”,消費(fèi)者越來(lái)越依賴(lài)其便攜設(shè)備。這些設(shè)備包括智能手機(jī)、個(gè)人媒體播放機(jī)、數(shù)碼照相機(jī)以及新出現(xiàn)的電子筆記本等。當(dāng)今的手持設(shè)備有多項(xiàng)功用,基于最終應(yīng)用,為實(shí)現(xiàn)這些功用對(duì)存儲(chǔ)、特性和技術(shù)等方
做電源設(shè)計(jì)的應(yīng)該都知道PWM 和PFM 這兩個(gè)概念開(kāi)關(guān)電源的控制技術(shù)主要有三種:(1)脈沖寬度調(diào)制(PWM);(2)脈沖頻率調(diào)制(PFM);(3)脈沖寬度頻率調(diào)制(PWM-PFM).PWM:(pulse width