VHDL設(shè)計(jì)的串口通信程序
實(shí)現(xiàn)拆分大組合邏輯的方法
怎樣實(shí)現(xiàn)Verilog模擬PS2協(xié)議
如何使用DCM,DCM使用說(shuō)明
Cyclone II如何實(shí)現(xiàn)的DDR SDRAM接口
如何在20分鐘內(nèi)建立一個(gè)NIOS II開(kāi)發(fā)環(huán)境
CPLD設(shè)計(jì)的驅(qū)動(dòng)數(shù)碼顯示電路案例
FPGA設(shè)計(jì)的SPI自動(dòng)發(fā)送模塊技術(shù)
1 系統(tǒng)硬件組成 總體結(jié)構(gòu)如圖一所示。硬件上主要由HT46RU24單片機(jī),霍爾傳感器,空載開(kāi)關(guān),鍵盤(pán)電路,數(shù)據(jù)存儲(chǔ)電路,時(shí)鐘電路,顯示電路,蜂鳴器,IC卡電路以及串口電路組成。 1.1 HT46RU24單片機(jī)。 H
CS8422是24位高性能多格式數(shù)字音頻接收器,接口標(biāo)準(zhǔn)包括EIAJ CP1201, IEC-60958, AES3和S/PDIF,串行音頻輸出可設(shè)定為24/20/18/16位字長(zhǎng),數(shù)據(jù)輸入可高達(dá)24位長(zhǎng).輸入和輸出數(shù)據(jù)可以和外接時(shí)鐘是異步或同步,動(dòng)態(tài)范圍140d
提出一種基于凌陽(yáng)單片機(jī)的步進(jìn)電機(jī)加減速的控制方法。采用凌陽(yáng)科技推出的16位結(jié)構(gòu)工控單片機(jī)SPMC75F2413A為控制器,由Alle-gro公司生產(chǎn)的兩相步進(jìn)電機(jī)專(zhuān)用驅(qū)動(dòng)器件SLA7042M構(gòu)成步進(jìn)電機(jī)的驅(qū)動(dòng)電路,在傳統(tǒng)的3段直線加減速控制算法基礎(chǔ)上增加至7段S形曲線加減速過(guò)程,控制步進(jìn)電機(jī)的啟動(dòng)和停止。實(shí)驗(yàn)結(jié)果表明,該控制方法克服了直線加減速中不連續(xù)、易造成系統(tǒng)沖擊的問(wèn)題,整個(gè)系統(tǒng)實(shí)現(xiàn)柔性控制,電機(jī)啟動(dòng)、停止連續(xù)性能提高30%。
設(shè)計(jì)了一種基于MSP430單片機(jī)的土基智能測(cè)斜儀。以MSIM30F148單片機(jī)為核心,結(jié)合加速度傳感器,通過(guò)擴(kuò)展一定的外圍電路對(duì)土基位移測(cè)量系統(tǒng)進(jìn)行設(shè)計(jì)。利用單片機(jī)內(nèi)置的定時(shí)器和A/D模塊控制采樣頻率并進(jìn)行模數(shù)轉(zhuǎn)換,提高了CPU的利用率,減少了外圍電路的設(shè)計(jì)。在此基礎(chǔ)上編寫(xiě)了相應(yīng)的信號(hào)采集、A/D轉(zhuǎn)換和異步串行通信等下位機(jī)程序。采用Delplli語(yǔ)言編寫(xiě)上位機(jī)軟件,實(shí)現(xiàn)了對(duì)土基位移數(shù)據(jù)的采集、處理、打印等功能。通過(guò)實(shí)驗(yàn)表明:該系統(tǒng)精度達(dá)0.01°,最小分辨率為1.5”(±15°),最小位移量為±0.01 mm。
Microchip Technology Inc.(美國(guó)微芯科技公司)宣布推出兩款全新開(kāi)發(fā)工具,為基于PIC32(即32位單片機(jī))的設(shè)計(jì)增加高級(jí)人機(jī)界面。多媒體擴(kuò)展板有助于開(kāi)發(fā)高度互動(dòng)的、基于圖形的網(wǎng)絡(luò)連接界面,增強(qiáng)型mTouch電容式觸
基于ARM-Linux的高清數(shù)字機(jī)頂盒軟件系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
并行流水結(jié)構(gòu)的RS255/RS233譯碼器設(shè)計(jì)實(shí)現(xiàn)