www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 嵌入式 > 嵌入式硬件
[導讀]通過對TI公司TMS320C5000系列DSP HPI總線和PC104總線時序的分析,以VHDL語言為工具,使用Altera的FPGA芯片EP1K50,設計完成PCI04總線和DSP HPI總線之間的通信接口,并在一款以TMS320VC5409DSP為數(shù)據(jù)采集處理器、研華嵌入式工控主板PCM-5825為系統(tǒng)主板組成的嵌入式數(shù)據(jù)采集系統(tǒng)申得到了運用;給出與整個接口設計相關的VHDL源代碼和在PCM-5825上驗證接口設計的X86匯編語言程序。

摘 要 通過對TI公司TMS320C5000系列DSP HPI總線和PC104總線時序的分析,以VHDL語言為工具,使用Altera的FPGA芯片EP1K50,設計完成PCI04總線和DSP HPI總線之間的通信接口,并在一款以TMS320VC5409DSP為數(shù)據(jù)采集處理器、研華嵌入式工控主板PCM-5825為系統(tǒng)主板組成的嵌入式數(shù)據(jù)采集系統(tǒng)申得到了運用;給出與整個接口設計相關的VHDL源代碼和在PCM-5825上驗證接口設計的X86匯編語言程序。
關鍵詞 DSP HPI PC104總線 FPGA VHDL源代碼

在一款嵌入式數(shù)據(jù)采集系統(tǒng)的設計中,采用TMS320VC5409 DSP作為對多路信號的采集與預處理,處理后的數(shù)據(jù)送至12.7 Cm(5in)的工控計算機中進行分析與保存。因為工控機的總線為PC104,因此需要設計PC104與DSP之間的通信接口。系統(tǒng)中以Altera公司的一片F(xiàn)PGA芯片EPlK50來對該接口和數(shù)據(jù)采集過程中的邏輯控制與FIFO進行設計。下面主要闡述該通信接口的設計。

1 DSP的HP0接口
TMS320VC5409 DSP的HPI是一個8位的并行接口,主要用來與主設備或主處理器接口。DSP內部有一定數(shù)量的雙訪問RAM,除了DSP本身可以訪問該RAM區(qū)域外,主機也可以通過HPI口實現(xiàn)對雙訪問RAM的訪問,從而實現(xiàn)主機與DSP的通信。

HPI接口通過HPI控制寄存器HPIC、地址寄存器HPIA、數(shù)據(jù)寄存器HPID等3個HPI寄存器進行控制和實現(xiàn)數(shù)據(jù)傳輸。這3個寄存器都是16位的,因此主機訪問這些寄存器時需要分兩次操作才能完成。

HPIC只有4位用于控制HPI的操作,這4位分別位于高字節(jié)和低字節(jié)的低4位,并規(guī)定HPIC的高低字節(jié)必須相同:
Bit0/8(BOB)一一用于字節(jié)順序控制,BOB=1表示第1個字節(jié)為低字節(jié),否則第1個字節(jié)為高字節(jié);
Bitl/9(SMOD)一一訪問模式控制,SMOD=l表示共享訪問模式(SAM),否則為主機訪問模式(HOM);
Bit2/10(DSPINT)一一主機通過將該位寫l來向DSP發(fā)送1次HPI中斷;
Bit3/11(H1NT)一一DSP通過向該位置l,使外部引腳HINT產生一個低電子作為給主機的中斷,中斷的清除必須由主機向該位寫l來清除。

HPID是數(shù)據(jù)寄存器,主機通過讀寫該寄存器來實現(xiàn)對共享RAM的讀寫,RAM的地址則由HPIA地址寄存器的內容來決定。因此,主機對DSP的訪問過程是,先往HPI地址寄存器HPIA寫入欲訪問的地址,然后再對數(shù)據(jù)寄存器HPID進行讀或寫訪問。

HPI接口信號包括:
HAS一一輸入,地址鎖存信號,可連接到高電平;
HBIL一一輸入,字節(jié)識別信號,用來識別傳輸?shù)氖歉唠娖竭€是低電平;
HCNTL[1..0]一一輸入,HPI寄存器的訪問地址信號,主機用來選擇訪問的HPI寄存器。如表l所列;

HCS一一輸入,HPI片選信號,低電平有效;
HD[7..0]一一雙向三態(tài)數(shù)據(jù)總線;
HDS1/HDS2一一數(shù)據(jù)輸入選通信號,可將其中一個接低電平,另一個接邏輯控制;
HINT一一輸出,給主機的中斷信號,由HPIC寄存器的HINT位控制;
HRDY一一輸出,HPI準備好,高電子有效;
HR/W一一輸入,讀寫控制信號,高電子表示主機進行讀操作,低電子表示主機進行寫操作。
HPI的訪問時序如圖l所示。如前所述,訪問寄存器時需要分兩次操作才能完成。


2 PC104總線
PC104總線是從ISA總線衍生而來的,主要是為了適應嵌入式系統(tǒng)的需要。在8.89 cm(3.5 in)和12.7cm(5in)工控主板中,大多使用PC104總線作為標準接口總線。PC104總線共有104根引腳,其中絕大多數(shù)與ISA總線信號特性完全一致,只有極個別的信號有區(qū)別,因此在應用中完全可以按ISA總線使用。PC104總線與ISA總線一樣,是一個16位和8位同時兼容的總線。在本系統(tǒng)中,使用的是8位的方式,將DSP的HPI口作為PC104總線的8位I/O設備。PC104總線的I/O訪問時序如圖2和圖3所示。





根據(jù)PC104總線的I/O訪問時序,只需使用以下的總線信號,即可完成8位總線的通信設計:
SD[7..0]一一PC104數(shù)據(jù)總線;
SA[9..0]一一PC104地址總線;
IOW一一PC104端口寫控制,低電平有效,表示對I/0口寫操作,由OUT指令執(zhí)行;
IOR一PC104端口讀控制,低電子有效,表示對I/O口讀操作,由IN指令執(zhí)行;
SYSCLK一一PC104總線時鐘;
ALE一一地址鎖存信號,在此不用作地址鎖存,而是用作總線周期的開始同步,它的下降沿表示總線周期開始;
IOCHRDY一一I/0設備就緒信號,當將該電平為低(無效狀態(tài))時,表示I/0設備要延長總線周期,信號由三態(tài)門或集電極開路門驅動;
IRQ一一中斷請求信號,當I/O設備需要向PC機通信或是采集的信號已經準備好后,向PC發(fā)起中斷,申請通信,PC將數(shù)據(jù)讀走。

3 接口設計
根據(jù)前面的分析,得出接口原理如圖4所示。

圖4中,F(xiàn)PGA為EPlK50。EPlK50內部擁有2880個邏輯單元,40 960位的RAM。在本系統(tǒng)中,不僅作為HPI和PC104的接口邏輯,還有其他功能,如FIFO、A/D控制等。

EP1K50的內核供電電壓為2.5 V,I/O供電電壓為3.3 V,可以直接與I/O供電電壓也是3.3 V的TMS320VC5409 DSP相連.另外,EPIK50能承受-0.7~5.75V的輸入電子,輸出則與TTL電平兼容,因此EP1K50也可以直接與5 VTTL電平的PC104總線相連,從而在DSP和PC104總線之間起電平轉換的作用,不需再使用其他的電子轉換器件,簡化了電路設計。

對于接口設計來說,最主要的就是時序設計。時序設計正確了,系統(tǒng)就能正確地工作。在綜合了HPI的訪問時序與PC104總線的讀寫時序后,得出以下設計方法:
①對于HPI寄存器的訪問可以通過地址編碼實現(xiàn),偶地址對應寄存器的低字節(jié),奇地址對應寄存器的高字節(jié),如表2所列。

于是相應信號關系為:
HCNTL[1..0]=SA[2..1]
HBIL=SA[0]
當SA[9..0]=0x350~0x357時,HCS=0,SA[9..0]
為其他值時,HCS=1。
②HD[7..O]和SD[7..0]設計成雙向總線。
③HR/W的產生:當PCI04進行讀操作時,HR/W=1;當PC104進行寫操作時,HR/W=0。于是:
HR/W=0,當IOR=1且IOW=0時;
HR/W=1,當IOR=0且IOW=1時。
④在DSP上將HDS2直接接低電子,HDSl在HBIL為0和HBIL為1時,分別產生一個變化沿,用以選通數(shù)據(jù)。該信號的產生是接口設計成功的關鍵。在此使用PCI04總線的系統(tǒng)時鐘信號SYSCLK來計數(shù)產生。詳細過程可參見VHDL代碼。
⑤PCI04總線的中斷請求信號IRQ=HINT取非。因為PC104設置為上升沿中斷。
⑥PC104總線的外部I/0準備好信號IORDY在地址選通有效過程中接HPI口的HRDY信號,地址選通無效時置為高阻態(tài)。

4 代碼設計
代碼包括接口設計的VHDL源碼和驗證的X86匯編語言代碼,代碼內容見本刊網站(WWW.dpj.com.cn)。VHDL代碼在Altera公司的開發(fā)工具QuartusII下編譯,經下載電纜下載到FPGA后,可在Debug中用匯編語言對DSP進行讀寫驗證。

結 語
本文使用VHDL語言和FPGA,設計了PC104總線與DSP之間的接口。之所以使用FPGA,是因為在系統(tǒng)中FPGA還包含有其他的功能設計。如果只有PC104總線與DSP之間的接口設計,使用CPLD即可完成,而不必浪費FPGA的資源。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉