www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > 嵌入式 > 嵌入式硬件

引言

順序控制邏輯電路廣泛應(yīng)用于機(jī)器人、全自動(dòng)家用電器、工業(yè)自動(dòng)化設(shè)備及其它自動(dòng)化裝置中,它常采用CPLD器件進(jìn)行設(shè)計(jì)與實(shí)現(xiàn)。

如果直接采用原理圖輸入工具或VHDL語(yǔ)言描述的方法來(lái)設(shè)計(jì)順序控制邏輯電路,則設(shè)計(jì)效率不高。這是因?yàn)轫樞蚩刂七壿嬰娐分邪罅康腎/O信號(hào),控制邏輯就是這些I/O信號(hào)的邏輯組合,這些I/O信號(hào)在整個(gè)控制邏輯中會(huì)被大量引用,而原理圖輸入工具中的元件如邏輯門和觸發(fā)器等的輸入引腳數(shù)是固定的,邏輯引用不夠靈活,同時(shí),I/O信號(hào)的大量引用又會(huì)使連線過(guò)于復(fù)雜。VHDL是一種文本設(shè)計(jì)工具,不是順序控制邏輯電路設(shè)計(jì)的專用工具,直接用它編寫的順序控制邏輯程序結(jié)構(gòu)零亂,不夠直觀,編程及調(diào)試效率都不高。

梯形圖的原理與特性

梯形圖是可編程邏輯控制器(PLC)實(shí)現(xiàn)順序控制邏輯的專用設(shè)計(jì)工具,用梯形圖描述的控制邏輯非常直觀易懂。梯形圖工具使用簡(jiǎn)便,開發(fā)效率高,對(duì)電路設(shè)計(jì)者的要求很低,因此,電路設(shè)計(jì)者可以將更多精力用在順序控制邏輯功能的實(shí)現(xiàn)與優(yōu)化上。


圖1 典型的順序控制邏輯電路的梯形圖

梯形圖以兩根平行的豎線分別表示電源線和地線,在這兩根豎線之間,用橫線表示電氣連接線,將各種代表邏輯量(“ON”或“OFF”)的元件觸點(diǎn)及輸出執(zhí)行元件的線圈用橫線串接成一條電氣回路。多條這樣的回路并列在一起,形狀如同階梯,就構(gòu)成了實(shí)現(xiàn)所需順序控制邏輯的梯形圖。

一個(gè)典型的順序控制電路的梯形圖如圖1所示。在梯形圖的每個(gè)回路中,當(dāng)所有串聯(lián)的觸點(diǎn)全部都處于“ON”狀態(tài)時(shí),回路就處于導(dǎo)通狀態(tài),回路末端的輸出執(zhí)行元件線圈被接通。例如,當(dāng)X0為“ON”,X1為“OFF”時(shí),執(zhí)行元件Y0就被接通,產(chǎn)生輸出動(dòng)作。執(zhí)行元件不能多個(gè)串聯(lián),其觸點(diǎn)所代表的邏輯量可以在梯形圖中被多次反復(fù)引用。電路的各I/O信號(hào)也可以在梯形圖中被多次反復(fù)引用。

梯形圖-VHDL設(shè)計(jì)方法

如果將梯形圖法應(yīng)用于CPLD開發(fā)中,采用基于梯形圖的VHDL設(shè)計(jì)方法,就可將兩種設(shè)計(jì)工具的長(zhǎng)處相結(jié)合,從而提高順序邏輯電路設(shè)計(jì)開發(fā)的效率,簡(jiǎn)化設(shè)計(jì)難度。

梯形圖-VHDL設(shè)計(jì)方法的總體思路是,將開發(fā)過(guò)程分為兩個(gè)階段:第一階段先采用梯形圖對(duì)順序邏輯電路的邏輯進(jìn)行描述和設(shè)計(jì),第二階段通過(guò)VHDL語(yǔ)言來(lái)實(shí)現(xiàn)梯形圖的邏輯功能,并通過(guò)CPLD專用的開發(fā)軟件對(duì)所設(shè)計(jì)的邏輯進(jìn)行仿真調(diào)試。

在這里,梯形圖的作用是作為順序邏輯電路的邏輯原型,是VHDL語(yǔ)言編程的依據(jù)。用梯形圖完成的是電路的邏輯功能設(shè)計(jì),而VHDL語(yǔ)言程序用于實(shí)現(xiàn)其邏輯功能。二者分工協(xié)作,相得益彰。其中梯形圖-VHDL設(shè)計(jì)方法的關(guān)鍵在于梯形圖的VHDL語(yǔ)言描述。

梯形圖的VHDL描述方法

梯形圖由三種要素構(gòu)成,即輸入信號(hào)、輸出執(zhí)行元件和連接線。在VHDL程序中必須采用特殊方法對(duì)這三要素進(jìn)行有效的描述。

(1)輸入信號(hào)Xi(i=0,1,…,M)

M個(gè)輸入信號(hào)必須在實(shí)體的端口說(shuō)明語(yǔ)句(PORT語(yǔ)句)中予以說(shuō)明。在PORT語(yǔ)句中,各輸入信號(hào)可以單獨(dú)說(shuō)明,也可將一組或一類輸入信號(hào)用一個(gè)標(biāo)準(zhǔn)位向量(STD_LOGIC_VECTOR)說(shuō)明。
可以規(guī)定輸入信號(hào)為邏輯“1”時(shí),其狀態(tài)為“ON”;而為邏輯“0”時(shí),其狀態(tài)為“OFF”。梯形圖中對(duì)輸入信號(hào)Xi的引用對(duì)應(yīng)于VHDL程序中對(duì)Xi的直接引用,而梯形圖中對(duì)的引用則對(duì)應(yīng)于VHDL程序中對(duì)(NOT Xi)的引用。

(2)輸出執(zhí)行元件Yj(j=0,1,…,N)

N個(gè)輸出執(zhí)行元件(即輸出信號(hào))也必須在實(shí)體的端口說(shuō)明語(yǔ)句(PORT語(yǔ)句)中予以說(shuō)明。如果某輸出信號(hào)在梯形圖中的其它位置需要被引用,則在PORT語(yǔ)句中必須將其端口模式設(shè)置為“BUFFER(輸出并向內(nèi)部反饋)”。在PORT語(yǔ)句中,各輸出信號(hào)可以單獨(dú)說(shuō)明,也可將一組或一類輸出信號(hào)用一個(gè)標(biāo)準(zhǔn)位向量(STD_LOGIC_VECTOR)說(shuō)明。

可以規(guī)定輸出信號(hào)為邏輯“1”時(shí),其狀態(tài)為“ON”;而為邏輯“0”時(shí),其狀態(tài)為“OFF”。梯形圖中對(duì)輸出信號(hào)Yj的引用對(duì)應(yīng)于VHDL程序中對(duì)Yj的直接引用,而梯形圖中對(duì)的引用則對(duì)應(yīng)于VHDL程序中對(duì)(NOT Yj)的引用。

(3)連接線

梯形圖中的連接線有四種:回路最左側(cè)的橫線為回路起始線(母線);回路中部的橫線為“與”邏輯連接線;回路中部的豎線為“或”邏輯連接線;回路右側(cè)與輸出執(zhí)行元件相連的線為輸出線。

在VHDL程序中,可用“與”邏輯運(yùn)算符“AND”代替梯形圖中的“與”邏輯連接線,用“或”邏輯運(yùn)算符“OR” 替梯形圖中的“或”邏輯連接線,用信號(hào)賦值運(yùn)算符“<=” 代替梯形圖中的輸出線。

這樣,梯形圖中的每一個(gè)電氣回路都可很方便地用一條對(duì)輸出信號(hào)的賦值語(yǔ)句來(lái)描述。賦值語(yǔ)句的左邊是輸出信號(hào),右邊是一個(gè)由各輸入/輸出信號(hào)及與/或運(yùn)算符構(gòu)成的邏輯表達(dá)式。

雖然在VHDL程序中也可以用IF分支語(yǔ)句來(lái)描述梯形圖各回路中信號(hào)的邏輯關(guān)系,但這樣會(huì)使程序結(jié)構(gòu)很雜亂,調(diào)試很困難,可讀性也較差,因此不推薦用IF語(yǔ)句來(lái)描述梯形圖回路中的邏輯,而建議采用邏輯表達(dá)式給輸出信號(hào)賦值的描述方法。

對(duì)于梯形圖中那些不向外輸出信號(hào)的內(nèi)部元件來(lái)說(shuō),如定時(shí)器、狀態(tài)寄存器、移位寄存器等,可采用元件例化語(yǔ)句調(diào)用有關(guān)的庫(kù)元件功能進(jìn)行描述,并在結(jié)構(gòu)體中為其輸出聲明一個(gè)中間信號(hào)。當(dāng)這類元件有輸出信號(hào)時(shí),將其輸出信號(hào)賦值給聲明好的中間信號(hào),電路中其它位置就可對(duì)該中間信號(hào)或者它的取反信號(hào)進(jìn)行引用。

通過(guò)以上各描述方法,就可將用梯形圖設(shè)計(jì)的電路邏輯原型方便地逐行轉(zhuǎn)換為VHDL程序。在進(jìn)行電路邏輯功能設(shè)計(jì)時(shí),就不必為VHDL程序的語(yǔ)法和程序結(jié)構(gòu)花費(fèi)過(guò)多的時(shí)間,能更加專注于電路邏輯功能設(shè)計(jì)與優(yōu)化,同時(shí)也使所編寫的VHDL程序邏輯更加清晰,可讀性更好。

應(yīng)用實(shí)例

以下通過(guò)圖1所示的典型的順序控制電路的實(shí)例來(lái)說(shuō)明梯形圖的VHDL描述方法。

在圖1中,X0、X2和X4分別是三個(gè)輸出回路的啟動(dòng)信號(hào),X1、X3和X5分別是三個(gè)輸出回路的停止信號(hào),Y0、Y1和Y2分別是三個(gè)輸出回路的輸出執(zhí)行元件。只有當(dāng)Y0啟動(dòng)輸出后,才允許Y1啟動(dòng);只有當(dāng)Y1啟動(dòng)輸出后,才允許Y2啟動(dòng)。reset為CPLD芯片的上電復(fù)位信號(hào),低電平有效。

實(shí)現(xiàn)該電路控制的VHDL程序邏輯如下:

LIBRARY ieee;
USE ieee.std_logic_1164.all;
ENTITY sequence IS
PORT(X0, X1, X2, X3, X4, X5: IN STD_LOGIC;
RESET: IN STD_LOGIC;
Y0, Y1, Y2 : BUFFER STD_LOGIC);
END sequence;
ARCHITECTURE ladder OF sequence IS
BEGIN
PROCESS(RESET, X0,X1,X2,X3,X4,X5)
BEGIN
IF (RESET='0') THEN
Y0<

='0'; Y1<='0'; Y2<='0';
ELSE
Y0<=(X0 OR Y0)AND (NOT X1);
Y1<=(X2 OR Y1)AND (NOT X3)AND Y0;
Y2<=(X4 OR Y2)AND (NOT X5)AND Y1;
END IF;
END PROCESS;
END ladder;

利用MAX+PLUS II的定時(shí)仿真工具對(duì)上面的程序進(jìn)行仿真,結(jié)果如圖2所示。從時(shí)序仿真的結(jié)果可以看到,電路的輸出邏輯與梯形圖原型的邏輯完全一致。

結(jié)語(yǔ)

本文通過(guò)對(duì)一個(gè)典型順序控制電路梯形圖的VHDL程序設(shè)計(jì)與時(shí)序仿真,表明梯形圖-VHDL設(shè)計(jì)方法是正確可行的。梯形圖法的引入使VHDL程序的設(shè)計(jì)得到簡(jiǎn)化,所設(shè)計(jì)出的程序結(jié)構(gòu)簡(jiǎn)練,輸出邏輯表達(dá)清楚。梯形圖與VHDL程序分工明確,電路邏輯功能設(shè)計(jì)的工作由梯形圖來(lái)承擔(dān),而VHDL程序只需負(fù)責(zé)對(duì)梯形圖的邏輯功能進(jìn)行描述并生成CPLD的下載文件。這樣,對(duì)兩種設(shè)計(jì)工具各取所長(zhǎng),就使得用CPLD開發(fā)順序邏輯控制電路和系統(tǒng)的效率得到提高。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉