SOC設(shè)計人員除了做好自己的設(shè)計工作外,還需要和DC等后端(中端)同事進行工作上的交互。
DC/DC開關(guān)電源由于其效率高、體積小等優(yōu)點是現(xiàn)代電子產(chǎn)品設(shè)計中不可或缺的一環(huán),其重要性不言而喻。
電磁干擾有傳導(dǎo)干擾和輻射干擾兩種。傳導(dǎo)干擾是指通過導(dǎo)電介質(zhì)把一個電網(wǎng)絡(luò)上的信號耦合(干擾)到另一個電網(wǎng)絡(luò)。
電機線圈如何由四個MOSFET或“H 橋”驅(qū)動。由于線圈基本上是一個電感器,因此當(dāng) MOSFET 導(dǎo)通并在線圈上產(chǎn)生電壓時,線圈電流會增加。
高速設(shè)計在信號完整性方面具有更嚴格的規(guī)范。盡管高速信號的布線非常小心以滿足這些要求,但必須明白,電路板材料本身是整個信號完整性方程式的一部分。
為了理解運算放大器的基本功能,我們使用“理想運算放大器”的概念。理想的運算放大器是如圖 1所示的壓控電壓源。
通常block的input和output信號存在時序問題時,我們通常采用寄存器打拍的方式,在兩個block直接插入reg,從而解決時序問題。
仲裁器設(shè)計(一) -- Fixed Priority Arbiter里面提到了,固定優(yōu)先級仲裁的一個問題就是公平性。以上篇文章里同學(xué)舉手老師點名的例子來說,如果老師每次都叫學(xué)號小的,那學(xué)號大的同學(xué)會覺得不公平,因為被老師點到的機會小。單純回答問題的話可能還好,如果我們假設(shè)每回答一個問題積一分,最后成績按照回答問題的個數(shù)來計算的話,那么很顯然這種方式對學(xué)號大的同學(xué)太不公平了。所以,仲裁器的公平性問題是在設(shè)計中我們必須要考慮的。
仲裁器Arbiter是數(shù)字設(shè)計中非常常見的模塊,應(yīng)用也非常廣泛。定義就是當(dāng)有兩個或兩個以上的模塊需要占用同一個資源的時候,我們需要由仲裁器arbiter來決定哪一個模塊來占有這個資源。類比一下,老師上課問了一個問題,底下同學(xué)不止一個人舉手了,老師這個時候就要扮演仲裁者的角色,來指定由哪位同學(xué)站起來回答問題。一般來說,提出占有資源的模塊要產(chǎn)生一個請求(request),類比于學(xué)生要舉手表示自己要回答問題。所有的請求送給仲裁器之后,仲裁器要返回一個許可(grant),也就是老師要選擇一名同學(xué),通過點這個同學(xué)的名字的方式,告訴這個同學(xué)可以站起來回答問題。
首先來復(fù)習(xí)一個更加基礎(chǔ)的概念:同步reset和異步reset。同步reset(synchronous reset)是說,當(dāng)reset信號為active的時候,寄存器在下一個時鐘沿到來之后被復(fù)位,時鐘沿到來之前寄存器還是保持其之前的值。
開關(guān)電源是涉及眾多學(xué)科的一門應(yīng)用領(lǐng)域,通過控制功率開關(guān)器件的開通與關(guān)閉調(diào)節(jié)脈寬調(diào)制占空比達到穩(wěn)定輸出的目的,能夠?qū)崿F(xiàn)AC/DC或者DC/DC轉(zhuǎn)換。
在電子設(shè)備的設(shè)計和制造過程中,傳導(dǎo)輻射干擾(Conducted Emission Interference, CEI)是一個常見且需要重點關(guān)注的問題。傳導(dǎo)輻射干擾不僅會影響設(shè)備的正常運行,還可能對其他設(shè)備造成不利影響。因此,掌握一些有效降低傳導(dǎo)輻射干擾的小技巧,對于提升設(shè)備的電磁兼容性(EMC)和整體性能至關(guān)重要。本文將從電路設(shè)計、布局、屏蔽、濾波等方面,介紹一些有效降低傳導(dǎo)輻射干擾的小技巧。
方波的時間占空比是指在一個周期內(nèi),電壓處于高狀態(tài)的時間占總周期時間的比率。一個理想的方波有一個50%的占空比,即高和低倍相等。
8b10b編碼作為數(shù)字通信領(lǐng)域中的一項重要線路編碼方案,其核心理念在于將每8位數(shù)據(jù)映射到10位編碼中。這個映射過程嚴格按照特定規(guī)則進行,旨在保證編碼中的電平轉(zhuǎn)換足夠,以維持信號的直流平衡,并提供足夠的時鐘信息,使接收端能夠準確無誤地解碼數(shù)據(jù)。這種編碼技術(shù)在多個通信系統(tǒng)中發(fā)揮著關(guān)鍵作用,其中包括但不限于Aurora、PCIe、USB、光纖通信、SATA和HDMI等。在這些應(yīng)用場景中,8b10b編碼通過其獨特的特性,如電平平衡、時鐘恢復(fù)和錯誤檢測,確保了高速數(shù)字數(shù)據(jù)的可靠傳輸。在今天的通信標準中,8b10b編碼已經(jīng)成為確保數(shù)據(jù)完整性和可靠性的不可或缺的一環(huán)。
在FPGA和IC設(shè)計領(lǐng)域,經(jīng)常會面臨一個挑戰(zhàn):多個端口同時競爭一個端口的數(shù)據(jù)。在這種情況下,采用RR調(diào)度策略可能是一種解決方案。