可編程邏輯器件CPLD體積小功能強(qiáng)大, Verilog HDL語(yǔ)言簡(jiǎn)練,設(shè)計(jì)思想、電路結(jié)構(gòu)和邏輯關(guān)系清晰,本文著重介紹使用Verilog設(shè)計(jì)CPLD實(shí)現(xiàn)雙屏顯示液晶控制器的功能。
在用FPGA或?qū)S眉呻娐穼?shí)現(xiàn)數(shù)字信號(hào)處理算法時(shí),計(jì)算速度和芯片面積是兩個(gè)相互制約的主要問(wèn)題。
本文就是介紹基于DSP的數(shù)字圖像處理系統(tǒng)中的抗干擾設(shè)計(jì)。
基于FPGA和電子設(shè)計(jì)自動(dòng)化技術(shù),采用模塊化設(shè)計(jì)的方法和VHDL語(yǔ)言,設(shè)計(jì)一個(gè)基于FPGA的RISC微處理器。
介紹了一種基于CAN總線的電力抄表方案,設(shè)計(jì)了系統(tǒng)的軟硬件,并詳細(xì)地闡述了其工作原理。
本文介紹了高壓輸電線巡線機(jī)器人控制系統(tǒng),實(shí)現(xiàn)了高壓輸電線巡線機(jī)器人的越障、線路檢測(cè)、實(shí)時(shí)監(jiān)控等功能。實(shí)驗(yàn)結(jié)果表明該系統(tǒng)運(yùn)行良好,具有良好的可靠性和實(shí)用價(jià)值。
本文介紹了一種基于FPGA的采樣速度60Mbit/s的雙通道簡(jiǎn)易數(shù)字示波器設(shè)計(jì),能夠?qū)崿F(xiàn)量程和采樣頻率的自動(dòng)調(diào)整、數(shù)據(jù)緩存、顯示以及與計(jì)算機(jī)之間的數(shù)據(jù)傳輸。
本文介紹了OLED顯示模塊P13501與AT91RM9200的接口電路設(shè)計(jì),以及在嵌入式Linux下OLED驅(qū)動(dòng)程序的編寫、編譯和加載。
本文中,采用在系統(tǒng)可編程邏輯器件EPM7128作為核心來(lái)實(shí)現(xiàn)對(duì)LED點(diǎn)陣顯示的控制,不但簡(jiǎn)化了外圍電路、而且易于修改、擴(kuò)展和維護(hù)。
系統(tǒng)基于ARM的S3C44B0X微處理器進(jìn)行開發(fā),提高了系統(tǒng)的穩(wěn)定性和可擴(kuò)展性,利用GPRS的網(wǎng)絡(luò)優(yōu)勢(shì)達(dá)到遠(yuǎn)程控制的目的, 且具備汽車報(bào)警系統(tǒng)現(xiàn)有的其他功能, 可靠地實(shí)現(xiàn)防盜控制功能。
本文介紹的是一種最基本和簡(jiǎn)單的交通燈設(shè)計(jì)情況,并且提供了一些模塊的源程序代碼。在此基礎(chǔ)上能夠舉一反三,從而用VHDL語(yǔ)言實(shí)現(xiàn)其它交通燈的控制設(shè)計(jì)。
針對(duì)PC已成為現(xiàn)代辦公室基本辦公工具的現(xiàn)狀,充分利用這個(gè)資源,設(shè)計(jì)了一種結(jié)合以上兩類特點(diǎn)的VoIP電話。
本文設(shè)計(jì)了一種智能模糊控制器,對(duì)系統(tǒng)的動(dòng)態(tài)性能和穩(wěn)態(tài)精度都有較好的改善作用。
在高電壓、強(qiáng)電磁干擾的環(huán)境中,采用光纖網(wǎng)絡(luò)是最理想的通訊手段。超導(dǎo)托克馬克聚變實(shí)驗(yàn)裝置的加速極電源系統(tǒng),工作在高電壓、強(qiáng)電磁干擾的環(huán)境中,為了保證電源系統(tǒng)的穩(wěn)定和安全,必須對(duì)電源模塊的狀態(tài)進(jìn)行實(shí)時(shí)監(jiān)控。
針對(duì)低成本組合導(dǎo)航技術(shù)發(fā)展的需要,結(jié)合主要傳感器特點(diǎn),本文介紹了以浮點(diǎn)DSP TMS320VC33為組合導(dǎo)航算法實(shí)現(xiàn)的核心處理器,利用TL16C554進(jìn)行通信口擴(kuò)展的GPS/DR組合導(dǎo)航系統(tǒng)的設(shè)計(jì)方案