用來驅(qū)動(dòng)高分辨率模數(shù)轉(zhuǎn)換器(ADC)的信號(hào)源具有數(shù)百歐姆或更大的高頻交流負(fù)載和直流負(fù)載。因此,具有數(shù)兆歐姆高輸入阻抗以及低輸出阻抗的高性能運(yùn)算放大器是輸入ADC驅(qū)動(dòng)器的理想選擇。ADC驅(qū)動(dòng)器被用作緩沖器和低通濾波器以降低整體系統(tǒng)噪聲。利用這三種不同驅(qū)動(dòng)架構(gòu)中的其中一種,來設(shè)計(jì)高性能運(yùn)算放大器與ADC的接口,你就能夠提升系統(tǒng)性能。
本文重點(diǎn)分析高清機(jī)頂盒設(shè)計(jì)趨勢(shì)并介紹意法半導(dǎo)體的高性能機(jī)頂盒芯片STi7105技術(shù)特點(diǎn)及相關(guān)應(yīng)用。
本文將詳述STB的內(nèi)核子系統(tǒng)設(shè)計(jì)。
多媒體產(chǎn)品設(shè)計(jì)師必須提供高質(zhì)量的音頻效果,包括高輸出揚(yáng)聲器模式。這些地方更需要系統(tǒng)的音頻放大器。然而,D類放大器在輸出功率為最大值時(shí)有最大的功耗。播放音樂時(shí),放大器達(dá)到輸出功率峰值的時(shí)間很短,因而降低了RMS輸出功率。這一特征使其可以使用一個(gè)比線性放大器小得多的散熱片,因而成為用于汽車OEMs的極大優(yōu)勢(shì)。
高速公路監(jiān)控系統(tǒng)作為高速公路信息化建設(shè)的一個(gè)主要組成部分,正逐漸引起業(yè)內(nèi)同行的關(guān)注,據(jù)了解,許多單位在機(jī)電三大系統(tǒng)的建設(shè)中,往往僅重視硬件設(shè)備的建設(shè),對(duì)軟件方案尤其是對(duì)監(jiān)控系統(tǒng)如何滿足實(shí)際運(yùn)營需要
手機(jī)視頻監(jiān)控一直是視頻監(jiān)控界非常希望達(dá)到的目標(biāo)。理想中的手機(jī)視頻監(jiān)控可以無論使用者身在全球任何地方,任何時(shí)間,只要拿出手中的手機(jī)就可以看到想要看到的監(jiān)控現(xiàn)場。目前,有部分臺(tái)灣監(jiān)控設(shè)備廠商開發(fā)出了通
FPGA問世已經(jīng)超過20年,現(xiàn)在FPGA在復(fù)雜邏輯電路以及數(shù)字信號(hào)處理領(lǐng)域中扮演著越來越重要的角色,SoC以其低功耗、高性能、低成本、高可靠性等優(yōu)點(diǎn)成為嵌入式系統(tǒng)的發(fā)展趨勢(shì)。不過,對(duì)于很多設(shè)計(jì)者來講這還是“新
隨著閱讀器與標(biāo)簽價(jià)格的降低和全球市場的擴(kuò)大,射頻標(biāo)識(shí) RFID(以下簡稱RFID)的應(yīng)用與日俱增。標(biāo)簽既可由閱讀器供電(無源標(biāo)簽),也可以由標(biāo)簽的板上電源供電(半有源標(biāo)簽和有源標(biāo)簽)。由于亞微型無源 CMOS 標(biāo)簽的
如今CMOS技術(shù)讓一塊FPGA器件可以擁有多個(gè)I/O接口。同時(shí),近幾年,低功耗已開始成為高速I/O接口的主流概念。降低功耗最有效的途徑就是降低電壓,而電壓降低就會(huì)導(dǎo)致I/O接口所允許的噪聲余量變小。因此,對(duì)FPGA用
隨著便攜式電池供電設(shè)備的工作時(shí)間越來越長,D類放大器憑借先天的效率優(yōu)勢(shì),受到重視的程度與日俱增。如今,大部分D類系統(tǒng)的工作效率都在80%以上,以往開發(fā)人員必須犧牲音頻性能和增加電路板的空間和系統(tǒng)成本,才能提
低壓降穩(wěn)壓器(LDO)主要用于產(chǎn)生供音頻和射頻電路使用的低紋波、低噪聲電源,也可以作為頻率合成器和VCO的局部純凈電源。一般情況下,LDO的輸入是在直流電壓上疊加了寬帶交流紋波的電源電壓。流經(jīng)電池和連接器阻抗的電
隨著半導(dǎo)體器件和電路技術(shù)的最新發(fā)展,如今D類音頻放大器在電視/家庭娛樂,音響設(shè)備和高性能便攜式音頻應(yīng)用中得到廣泛的應(yīng)用。高效率,低失真,以及優(yōu)異的音頻性能都是D類放大器在這些新興的大功率應(yīng)用中得到廣泛應(yīng)用
摘 要:介紹基于VC++的工控機(jī)與多臺(tái)OMRON CJIG-H PLC組成的數(shù)據(jù)采集管理系統(tǒng)的實(shí)現(xiàn)。用RS 485連接上位機(jī)與現(xiàn)場10臺(tái)PLC,在上位機(jī)中建立數(shù)據(jù)庫和安裝數(shù)據(jù)采集管理軟件,通過總線將各臺(tái)PLC的數(shù)據(jù)采集到上位機(jī)的數(shù)據(jù)庫中
摘 要:為了滿足科研與實(shí)驗(yàn)需要,提出并實(shí)現(xiàn)了一種以FPGA和高速D/A為核心,其結(jié)構(gòu)簡單,控制靈活,信號(hào)質(zhì)量高的多功能信號(hào)源生成系統(tǒng)。該信號(hào)源生成系統(tǒng)能夠?qū)崟r(shí)產(chǎn)生中心頻率在30~130 MHz的各種雷達(dá)、通信、導(dǎo)航和
1 引言 傳統(tǒng)的PID控制器結(jié)構(gòu)簡單,穩(wěn)定性好,可靠性高,制造技術(shù)成熟,已廣泛應(yīng)用于工業(yè)生產(chǎn)過程的控制中。但它主要適用于控制具有確切模型的線性過程,而對(duì)于具有非線性、大滯后和時(shí)變不確定的系統(tǒng),則無法達(dá)到理